8位数码扫描显示电路设计(VHDL)通过编译
上传时间: 2013-12-10
上传用户:dongbaobao
VHDL教程 ppt版 绪论 第一章 VHDL基本结构 第二章 VHDL语言元素 第三章 VHDL的描述风格 第四章 VHDL的主要描述语句 第五章 组合逻辑电路设计 第六章 时序逻辑电路设计
上传时间: 2013-12-21
上传用户:1109003457
硬件电子琴电路设计EDA设计报告,开发环境VHDL
上传时间: 2014-01-06
上传用户:bibirnovis
梁祝乐曲演奏电路设计, 循环八路彩灯设计以及各模块源码。
标签: 电路设计
上传时间: 2016-06-11
上传用户:zsjinju
X25045看门狗电路设计及用C++编程的程序
上传时间: 2016-06-20
上传用户:CHINA526
UART发送TX控制电路设计,以波特率产生器的EnableTX将数据DATAO以LOAD信号将其送入发送缓冲器Tbuff,并令寄存器内容已载有数据而非空出的标志tmpTBufE=0。当同步波特率信号来临时监视是否处于tmpTBufE=0(内有数据)以及tmpTRegE=1(没有数据)。即处于尚未启动发送态则将Tbuff缓冲寄存器 送入传输寄存器Treg内并令tmpTRegE=0(内又送入数据),但因Tbuff已转送入缓冲寄存器TregE内,为空故令tmpTBufE=1,此tmpTBufE代表缓冲寄存器Tbuff是否为空可再予以送入新的要发送的数据。假如tmpTRegE=0(内有数据)则便要开始进行数据串行传输,传出数据为8位,连同启动信号“0”共需9位的发送计数,以BitCnt作计数。当BitCnt=0计数器便开始递加计数字节,同时令起始信号为0,送入TxD输出端输出。而计数器为1-8时都将TReg的最低位Treg(0)输出到TxD端,并令Treg[]作算术右移运算,依次将Treg[]的D7-D0通过D0移到TxD端输出,直到第9位时停止移位,并将停止位TxD=0发送而结束一个8位数据的发送。
上传时间: 2016-06-23
上传用户:kristycreasy
MSP430的LED数码管显示电路设计的程序部分,该部分是《MSP430单片机C语言应用程序设计实例精讲》中的程序内容。
上传时间: 2014-01-05
上传用户:zhangyi99104144
电路设计里面的一些具体封装,及解释说明一些注意事项
上传时间: 2016-06-30
上传用户:skhlm
线性光耦原理与电路设计
上传时间: 2016-07-04
上传用户:阿四AIR
电子电路设计易被忽视的潮敏问题,要提高SMD元器件的可靠性所采用的MSD规范
标签: 电子电路设计
上传时间: 2016-07-05
上传用户:变形金刚