随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有一大部分甚至超过100MHZ。目前约80% 的设计的时钟频率超过50MHz,将近50% 以上的设计主频超过120MHz,有20%甚至超过500M。当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,除非使用高速电路设计知识,否则基于传统方法设计的PCB将无法工作。因此,高速电路信号质量仿真已经成为电子系统设计师必须采取的设计手段。只有通过高速电路仿真和先进的物理设计软件,才能实现设计过程的可控性。传输线效应基于上述定义的传输线模型,归纳起来,传输线会对整个电路设计带来以下效应。 · 反射信号Reflected signals · 延时和时序错误Delay & Timing errors · 过冲(上冲/下冲)Overshoot/Undershoot · 串扰Induced Noise (or crosstalk) · 电磁辐射EMI radiation
上传时间: 2013-11-05
上传用户:tzrdcaabb
介绍了高速PCB设计中的信号完整性概念以及破坏信号完整性的原因,从理论和计算的层面上分析了高速电路设计中反射和串扰的形成原因,并介绍了IBIS仿真。
上传时间: 2015-08-14
上传用户:拔丝土豆
《高速PCB设计指南》,一本讲解高速电路设计的数籍,共8章。
上传时间: 2015-11-28
上传用户:gut1234567
不错的,欢迎下载,肯定有帮助啦。呵呵呵呵
上传时间: 2013-04-24
上传用户:Aidane
高速数字电路设计
上传时间: 2013-04-15
上传用户:eeworm
电子电路设计与实践
上传时间: 2013-05-21
上传用户:eeworm
专辑类-实用电子技术专辑-385册-3.609G 电子电路设计与实践-214页-6.0M.pdf
上传时间: 2013-05-19
上传用户:June
专辑类-电子基础类专辑-153册-2.20G 高速数字电路设计-51页-1.0M.pdf
上传时间: 2013-04-24
上传用户:lizhizheng88
这本书是专门为电路设计工程师写的。它主要描述了模拟电路原理在高速数字电路设计中 的分析应用。通过列举很多的实例,作者详细分析了一直困扰高速电路路设计工程师的铃流、串扰和辐射噪音等问题。
上传时间: 2013-04-24
上传用户:hsj3927
高速数字电路设计教材 华为黑魔手册翻译
上传时间: 2013-07-20
上传用户:ZHWKLIU