随着电力电子技术的发展,高速永磁无刷直流电机应用前景越来越广阔,有较大的研究价值,对其电磁性能进行准确的分析和设计具有重要的经济价值和理论意义。本文主要是围绕着永磁无刷直流电机,尤其是高速永磁电机的磁路、电路性能的分析、铁耗和温升的计算、优化设计、控制系统和样机制造和实验等做了大量的工作: 对电机的磁路进行分析设计:从磁路结构入手,分析了定子铁芯、转子铁芯和永磁体的各种结构优劣及其选型、选材的根据;讲述了场路结合的分析计算方法;给出了极数、槽数、绕组、转子参数、定子参数和轴承的参数确定方法。 对永磁无刷直流电机的电路进行分析:从电机磁场分析入手,根据齿磁通分析计算了电枢绕组的感应电动势;根据此电动势的波形,推导了三相六状态控制时,电动势的电路计算模型,重点推导了电动势平顶宽度小于120度电角度时的电路模型,指出换相前电流波形出现尖峰脉冲的原因,该模型考虑了电感对高速电机性能的影响;给出了基于能量摄动法计算绕组电感的方法。 高速永磁无刷直流电机内的损耗尤其是铁耗较大,根据经验系数来计算铁耗的传统方法已显得力不从心,如何准确计算高速永磁无刷直流电机内的铁耗是困扰电机工作者的一个难题,本文根据Bertotti铁耗分立计算模型,进一步推导了考虑电机内旋转磁化对铁耗的影响的铁耗计算模型,其各项损耗系数是由铁芯材料在交变磁化条件下的损耗数据通过回归计算得到。通过实际电机的计算和实验测试,表明此计算模型有较高的准确度。随着电机内损耗的增大,温升也是一个重要问题,为了了解电机内的温度分部,防止局部过热,本文建立了基于热网络法永磁无刷直流电机的温升计算模型,并对电机进行了温升计算,计算结果和实际测量基本一致。 本文确立了永磁无刷直流电机的电磁计算方法,建立了优化设计的数学模型,编制了程序,用遗传算法成功地对高速永磁无刷直流电机的效率进行了优化,给出了优化算例,并做出样机,通过对优化前后的方案做出样机并进行比较实验,优化后测量损耗有了较大的减小。 对永磁无刷直流电机控制系统中的几个关键问题进行了研究:位置检测技术、三相逆变电路中的功率管压降和控制系统换相角问题,它们都对电机的性能有很大的影响。本文着重分析了霍尔位置传感器原理、选型及在电机中的安装应用;功率管压降对起动电流、功率的影响问题;控制系统提前或滞后换相对电机电流,输出性能的影响,提出适当提前换相有利于电机出力。 做出永磁无刷直流电机样机并进行实验研究,主要包括高速永磁无刷直流电机、内置式永磁无刷直流电机、高压永磁无刷直流电机的设计、性能分析、样机制作、实验分析等。建构了对样机进行发电机测试、电动机测试、损耗测量的实验平台,通过在测试时使用假转子的方法成功分离出了电机铁耗和机械损耗,实验测量结果和计算结果基本一致。 总之,通过对永磁无刷直流电机的磁路、电路及性能特性的分析研究,建立了一套永磁无刷直流电机的设计理论和分析方法,并通过样机的制造和实验,进一步的验证了这些理论和方法的准确性,这对永磁无刷直流电机的设计和应用有很好的参考价值。
上传时间: 2013-04-24
上传用户:阿四AIR
高速电机由于转速高、体积小、功率密度高,在涡轮发电机、涡轮增压器、高速加工中心、飞轮储能、电动工具、空气压缩机、分子泵等许多领域得到了广泛的应用。永磁无刷直流电机由于效率高、气隙大、转子结构简单,因此特别适合高速运行。高速永磁无刷直流电机是目前国内外研究的热点,其主要问题在于:(1)转子机械强度和转子动力学;(2)转子损耗和温升。本文针对高速永磁无刷直流电机主要问题之一的转子涡流损耗进行了深入分析。转子涡流损耗是由定子电流的时间和空间谐波以及定子槽开口引起的气隙磁导变化所产生的。首先通过优化定子结构、槽开口和气隙长度的大小来降低电流空间谐波和气隙磁导变化所产生的转子涡流损耗;通过合理地增加绕组电感以及采用铜屏蔽环的方法来减小电流时间谐波引起的转子涡流损耗。其次对转子充磁方式和转子动力学进行了分析。最后制作了高速永磁无刷直流电机样机和控制系统,进行了空载和负载实验研究。论文主要工作包括: 一、采用解析计算和有限元仿真的方法研究了不同的定子结构、槽开口大小、以及气隙长度对高速永磁无刷直流电机转子涡流损耗的影响。对于2极3槽集中绕组、2极6槽分布叠绕组和2极6槽集中绕组的三台电机的定子结构进行了对比,利用傅里叶变换,得到了分布于定子槽开口处的等效电流片的空间谐波分量,然后采用计及转子集肤深度和涡流磁场影响的解析模型计算了转子涡流损耗,通过有限元仿真对解析计算结果加以验证。结果表明:3槽集中绕组结构的电机中含有2次、4次等偶数次空间谐波分量,该谐波分量在转子中产生大量的涡流损耗。采用有限元仿真的方法研究了槽开口和气隙长度对转子涡流损耗的影响,在空载和负载状态下的研究结果均表明:随着槽开口的增加或者气隙长度的减小,转子损耗随之增加。因此从减小高速永磁无刷电机转子涡流损耗的角度考虑,2极6槽的定子结构优于2极3槽结构。 二、高速永磁无刷直流电机额定运行时的电流波形中含有大量的时间谐波分量,其中5次和7次时间谐波分量合成的电枢磁场以6倍转子角速度相对转子旋转,11次和13次时间谐波分量合成的电枢磁场以12倍转子角速度相对转子旋转,这些谐波分量与转子异步,在转子保护环、永磁体和转轴中产生大量的涡流损耗,是转子涡流损耗的主要部分。首先研究了永磁体分块对转子涡流损耗的影响,分析表明:永磁体的分块数和透入深度有关,对于本文设计的高速永磁无刷直流电机,当永磁体分块数大于12时,永磁体分块才能有效地减小永磁体中的涡流损耗;反之,永磁体分块会使永磁体中的涡流损耗增加。为了提高转子的机械强度,在永磁体表面通常包裹一层高强度的非磁性材料如钛合金或者碳素纤维等。分析了不同电导率的包裹材料对转子涡流损耗的影响。然后利用涡流磁场的屏蔽作用,在转子保护环和永磁体之间增加一层电导率高的铜环。有限元分析表明:尽管铜环中会产生涡流损耗,但正是由于铜环良好的导电性,其产生的涡流磁场抵消了气隙磁场的谐波分量,使永磁体、转轴以及保护环中的损耗显著下降,整体上降低了转子涡流损耗。分析了不同的铜环厚度对转子涡流损耗的影响,研究表明转子各部分的涡流损耗随着铜屏蔽环厚度的增加而减小,当铜环的厚度达到6次时间谐波的透入深度时,转子损耗减小到最小。 三、对于给定的电机尺寸,设计了两台电感值不同的高速永磁无刷直流电机,通过研究表明:电感越大,电流变化越平缓,电流的谐波分量越低,转子涡流损耗越小,因此通过合理地增加绕组电感能有效的降低转子涡流损耗。 四、研究了高速永磁无刷直流电机的电磁设计和转子动力学问题。对比分析了平行充磁和径向充磁对高速永磁无刷直流电机性能的影响,结果表明:平行充磁优于径向充磁。设计并制作了两种不同结构的转子:单端式轴承支撑结构和两端式轴承支撑结构。对两种结构进行了转子动力学分析,实验研究表明:由于转子设计不合理,单端式轴承支撑结构的转子转速达到40,000rpm以上时,保护环和定子齿部发生了摩擦,破坏了转子动平衡,导致电机运行失败,而两端式轴承支撑结构的转子成功运行到100,000rpm以上。 五、最后制作了平行充磁的高速永磁无刷直流电机样机和控制系统,进行了空载和负载实验研究。对比研究了PWM电流调制和铜屏蔽环对转子损耗的影响,研究表明:铜屏蔽环能有效的降低转子涡流损耗,使转子损耗减小到不加铜屏蔽环时的1/2;斩波控制会引入高频电流谐波分量,使得转子涡流损耗增加。通过计算绕组反电势系数的方法,得到了不同控制方式下带铜屏蔽环和不带铜屏蔽环转子永磁体温度。采用简化的暂态温度场有限元模型分析了转子温升,有限元分析和实验计算结果基本吻合,验证了铜屏蔽环的有效性。
上传时间: 2013-05-18
上传用户:zl123!@#
随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供了良好的物理接口特性,支持热拔插,代表着计算机总线接口技术的发展方向。FPGA作为一种低功耗的半导体器件,在高频工作环境中有优良的性能,将处理器与低功耗FPGA结合起来使用是数据存储应用的趋势,这样能够使得接口方案更加灵活。而在众多FPGA器件中,Xilinx公司的Virtex-4平台内部集成了PowerPC高性能处理器,并且其中提供了Rocket IO MGT这种嵌入式的多速率串行收发器,能够以6.25-622Mb/s的速度传送数据,并且支持包括SATA协议在内的多种串行通信协议。 本文从物理层、链路层、传输层分析了SATA1.0技术的接口协议,在此基础提出满足协议需求和适合FPGA设计的设计方案,并给出总体设计框图,依照FPGA的设计方法,采用Xilinx公司的Virtex-4设计了一个符合SATA1.0接口协议的嵌入式存储装置,实现数据的存储,仿真运行结果正常。
上传时间: 2013-04-24
上传用户:sz_hjbf
CAN工业局域网也叫控制器局域网,它属于现场总线的范畴,是一种高速、可靠、并且对分布式实时控制应用来说是低成本的串行总线,它被广泛用在分布式处理系统和实时控制工业应用系统中。本文介绍了CAN总线在电动汽车故障诊断系统中的应用方案,它具有通用性、可编程和智能化等特点。 本文首先介绍了电动汽车的概念、国内外故障诊断系统的发展状况及CAN总线的基本概念。通过对CAN总线通信原理的深入分析,建立了基于CAN总线的控制网络结构模型,首次将iCAN协议应用于电动汽车低速CAN网络,并参照SAEJ1939协议建立了高速CAN应用层协议。文中还介绍了所开发的CAN总线硬件平台,包括三个低速节点,三个高速节点和一个中央控制器(网关服务器)。并详细介绍了中央控制器(网关服务器)的开发过程及功能,中央控制器硬件采用PC+USBCAN卡的方案,上位机编程采用组态软件MCGS,有利于协议的分析及信息的显示与存储。 中央控制器也是整车的故障诊断管理单元,本文分析了基于CAN总线的电动汽车控制系统的故障诊断模式,对电控单元的故障监测、诊断以及处理方法进行了探讨,提出了故障信息的编码方式。并能将故障信息通过数据库保存起来,通过数据库管理系统快速准确地查找历史故障信息,对当前的故障判断提供帮助,达到快速、准确的找到故障原因并提供解决方案。 本论文所做的工作将有助于国内的电动汽车故障诊断分析系统的快速发展,为电动汽车故障诊断提供了新的途径,电动汽车故障诊断分析系统具有重要的经济价值和广阔的应用前景,并为今后这方面的研究提供了一个参考。
上传时间: 2013-06-23
上传用户:青春123
近年来,以电池作为电源的微电子产品得到广泛使用,因而迫切要求采用低电源电压的模拟电路来降低功耗。目前低电压、低功耗的模拟电路设计技术正成为微电子行业研究的热点之一。 在模拟集成电路中,运算放大器是最基本的电路,所以设计低电压、低功耗的运算放大器非常必要。在实现低电压、低功耗设计的过程中,必须考虑电路的主要性能指标。由于电源电压的降低会影响电路的性能,所以只实现低压、低功耗的目标而不实现优良的性能(如高速)是不大妥当的。 论文对国内外的低电压、低功耗模拟电路的设计方法做了广泛的调查研究,分析了这些方法的工作原理和各自的优缺点,在吸收这些成果的基础上设计了一个3.3 V低功耗、高速、轨对轨的CMOS/BiCMOS运算放大器。在设计输入级时,选择了两级直接共源一共栅输入级结构;为稳定运放输出共模电压,设计了共模负反馈电路,并进行了共模回路补偿;在偏置电路设计中,电流镜负载并不采用传统的标准共源-共栅结构,而是采用适合在低压工况下的低压、宽摆幅共源-共栅结构;为了提高效率,在设计时采用了推挽共源极放大器作为输出级,输出电压摆幅基本上达到了轨对轨;并采用带有调零电阻的密勒补偿技术对运放进行频率补偿。 采用标准的上华科技CSMC 0.6μpm CMOS工艺参数,对整个运放电路进行了设计,并通过了HSPICE软件进行了仿真。结果表明,当接有5 pF负载电容和20 kΩ负载电阻时,所设计的CMOS运放的静态功耗只有9.6 mW,时延为16.8ns,开环增益、单位增益带宽和相位裕度分别达到82.78 dB,52.8 MHz和76°,而所设计的BiCMOS运放的静态功耗达到10.2 mW,时延为12.7 ns,开环增益、单位增益带宽和相位裕度分别为83.3 dB、75 MHz以及63°,各项技术指标都达到了设计要求。
标签: CMOSBiCMOS 低压 低功耗
上传时间: 2013-06-29
上传用户:saharawalker
高速电路设计实践,主要是相对硬件线路设计
上传时间: 2013-04-24
上传用户:bruce5996
快速傅立叶变换(FFT)技术是数字信号处理中的核心技术,它已广泛应用于数字信号处理的各个领域,长期以来一直是一个重要的研究课题。近年来,专用数字信号处理器以其优化的硬件结构和优良的性能价格比为FFT的实现提供了一种有效的途径,其中最具有代表性的是美国TI公司的TMS320系列DSP。 本文首先分析了常用FFT算法原理,并进行了算法的讨论和比较,然后详细论述了以浮点型DSP为核心的实现FFT算法的硬件平台的设计。平台的硬件电路主要包括数据采集部分、数据处理部分、数据存储部分和数据显示部分。其中采集部分采用12位高速的A/D转换芯片MAX197,数据处理部分采用32位浮点型DSP芯片-TMS320VC33,数据存储部分采用了大容量的FLASH芯片——K9F2808UOA,数据显示部分采用PHILIPS公司的高亮度、宽视角的TFT彩色液晶显示屏。 为了扩展系统的通信能力,通信接口我们选择CAN总线。软件部分选用了频率抽取基2FFT、分裂基FFT和实序列FFT算法,用C语言进行编程。最后部分是进行软硬件的联合调试,并在此基础上进行了FFT算法实现。 论文结尾以实际的实验曲线分析验证了算法的正确性,同时针对实验中产生的误差找出了原因,并提出了解决的方法。实验结果表明采用浮点DSP实现FFT算法方便且有较高的实时性,可以应用到电力系统谐波分析、振动测试及铁路检测等各个领域。
上传时间: 2013-04-24
上传用户:caixiaoxu26
数字信息时代带来了“信息大爆炸”,使数据量大增,而数字图像数据更是如此,如果不对图像数据进行有效的压缩,那么图像信息的存储与传输将无法进行。显然,寻求一种高效的图像压缩系统具有很大的现实意义。 本文基于大规模现场可编程逻辑阵列(FPGA)和高速数字信号处理器(DSP)协同作业,来完成实时图像处理的系统设计。出于对系统设计上的性能和功耗方面的考虑,系统中FPGA 选用的是ALTERA公司的Cyclone系列芯片EP1C12Q240C8,DSP选用的是TI公司的55x系列芯片TMS320VC5502。该系统集图像采集、压缩、显示和存储功能于一体,其中DSP为主处理器负责图像处理,FPGA为协处理器负责系统的所有数字逻辑控制。FPGA和DSP的工作之间形成流水,并且借助于一片双口RAM(CY7C025AV-15AI)完成两者的通讯。结合FPGA和DSP自身的特点,本文提出一种新颖的信息通信方式,借助于一片双口RAM,其内部按其存储空间等分两块,利用乒乓技术完成对高速实时的图像数据缓冲。 该系统从视频采集、传输、压缩到图像存储等整个过程的工作,分别由FPGA和DSP承担。充分考虑到它们自身的优缺点,在满足系统实时性要求的同时,结构灵活,便于以后的扩展与升级。结果表明,在TMS320VC5502实现了对采集图像的JPEG压缩,效果良好且满足了实时性的要求,因此系统的功能得到了总体上的验证。 关键词:图像处理;FPGA;DSP;JPEG
上传时间: 2013-06-11
上传用户:hjshhyy
随着图像处理技术的不断发展,图像处理技术在国民经济和社会生活的各个方面都得到了广泛的运用。与此同时,人们对图像处理的要求也越来越高。传统的数字图像处理器件主要有专用集成芯片(Application Specific Integrated Circuit)和数字信号处理器(Digital Signal Process)。进入20世纪以来,伴随着半导体技术的发展,现场可编程门阵列FPGA以其应用灵活、集成度高、功能强大、设计周期短、开发成本低的特点,越来越多地被应用在图像处理领域。大量实践证明,FPGA的并行处理能力与流水线作业能显著地提高图像处理的速度,因此基于FPGA的图像处理系统有着广阔的发展前景。 本文研究的是一个在嵌入式视频监控系统下的图像预处理子系统。首先实现了一个通用可重复配置的图像处理算法研究硬件平台,完成图像的采集、接收、处理、存储、输出等功能。由于FPGA本身具有完全的可重复配置性,所以该架构的硬件平台可以很方便的升级和重复配置。其次在该平台上,本文使用Verilog HDL硬件语言在FPGA芯片上实现了多种图像预处理算法。在实现过程中,为了充分发挥FPGA在并行处理方面的强大功能,本文对算法做了一定的改进,使其尽量能使用并行处理的方式来完成。实验结果表明,本图像预处理系统能在毫秒级高速地完成多种图像算法,完全能够满足视频监控系统50帧/秒的输出要求。 最后根据视频监控系统在实际运用中出现的噪声类型多样化的情况,我们设计了一种基于反馈理论的图像处理效果控制模块。该模块能通过对处理后图像峰值信噪比(PSNR)的分析,控制FPGA对下一幅图像的噪声采用更有针对性的图像处理方法。
上传时间: 2013-05-20
上传用户:gundamwzc
固态硬盘是一种以FLASH为存储介质的新型硬盘。由于它不像传统硬盘一样以高速旋转的磁盘为存储介质,不需要浪费大量的寻道时间,因此它有着传统硬盘不可比拟的顺序和随机存储速度。同时由于固态硬盘不存在机械存储结构,因此还具有高抗震性、无工作噪音、可适应恶劣工作环境等优点。随着计算机技术的高速发展,固态硬盘技术已经成为未来存储介质技术发展的必然趋势。 本文以设计固态硬盘控制芯片IDE接口部分为项目背景,通过可编程逻辑器件FPGA,基于ATA协议并使用硬件编程语言verilog,设计了一个位于设备端的IDE控制器。该IDE控制器的主要作用在于解析主机所发送的IDE指令并控制硬盘设备进行相应的状态迁移和指令操作,从而完成硬盘设备端与主机端之间基本的状态通信以及数据通信。论文主要完成了几个方面的内容。第一:论文从固态硬盘的基本结构出发,分析了固态硬盘IDE控制器的功能性需求以及寄存器传输、PIO传输和UDMA传输三种ATA协议主要传输模式所必须遵循的时序要求,并概括了IDE控制器设计的要点和难点;第二:论文设计了IDE控制器的总体功能框架,将IDE控制器从功能上分为寄存器部分、顶层控制模块、异步FIFO模块、PIO控制模块、UDMA控制模块以及CRC校验模块六大子功能模块,并分析了各个子功能模块的基本工作原理和具体功能设计;第三:论文以设计状态机流程和主要控制信号的方式实现了各个具体子功能模块并列举了部分关键代码,同时给出了主要子功能模块的时序仿真图;最后,论文给出了基于PIO传输模式和基于UDMA传输模式的具体指令操作流程实现,并通过SAS逻辑分析仪和QuartusⅡ对IDE控制器进行了功能测试和分析,验证了本论文设计的正确性。
上传时间: 2013-07-31
上传用户:liangrb