随着SoC设计复杂度的提高,验证已成为集成电路设计过程中的瓶颈,而FPGA技术的快速发展以及良好的可编程特性使基于FPGA的原型验证越来越多地被用于SoC系统的设计过程。本文讨论了GPS基带的验证方案以及基于FPGA的设计实现,并对验证过程中的问题进行了分析,并提出相应的解决办法。
上传时间: 2013-10-22
上传用户:sxdtlqqjl
随着SoC设计复杂度的提高,验证已成为集成电路设计过程中的瓶颈,而FPGA技术的快速发展以及良好的可编程特性使基于FPGA的原型验证越来越多地被用于SoC系统的设计过程。本文讨论了GPS基带的验证方案以及基于FPGA的设计实现,并对验证过程中的问题进行了分析,并提出相应的解决办法。
上传时间: 2014-08-04
上传用户:1184599859
它统一管理各个应用系统用户的身份验证,并能够将验证信息安全、高效地传递给各个系统。这样,用户只需要参与一次身份认证过程,获得身份验证系统授权的身份标识。以后用户登录别的应用系统时,可以用这个身份标识去通过单点身份验证系统的认证,从而使用户可以高效地访问各个系统中的资源,提高工作效率。由于所有的用户的认证都归身份管理系统管理,所以它的用户信息的存储控制就显得极为重要。
上传时间: 2014-01-24
上传用户:maizezhen
直接转矩控制技术是继矢量控制技术之后交流调速领域中新兴的控制技术,它采用空间矢量的分析方法,在定子坐标系下计算并控制转矩和磁链,以获得转矩的高动态性能。比较于矢量控制,它省去了复杂的矢量变换,克服了对电机转子参数的依赖性,具有转矩响应快的优点。然而,异步电动机的直接转矩控制系统存在转矩、电流和磁链脉动较大,开关频率不恒定的问题。本文在传统直接转矩控制的基础上,针对其存在的缺点提出了基于空间矢量脉宽调制的直接转矩控制策略。 这种新型的直接转矩控制策略使空间矢量脉宽调制技术和直接转矩控制技术相结合。把电动机和PWM逆变器看成一体,使电动机获得赋值恒定的近似理想的圆形磁场,解决其转矩、电流、磁链脉动大,开关频率不恒定的问题。在论文撰写的过程中做了如下工作: 根据电机原理和坐标变换理论,建立定子正交α—β两相静止坐标系下的异步电动机的数学模型,包括电机的磁链模型、转矩模型和运动方程。 设计PI控制器,该控制器把转矩和磁链误差信号转换成参考电压,然后通过坐标变换把参考电压变换成SVPWM模块所需的指令电压,对SVPWM模块进行控制。 设计SVPWM控制模块,其中设计了期望电压空间矢量的合成方法,矢量区段的判断,计算了开关器件的导通时间和时刻。 通过理论分析和设计各个模块,组成了控制系统逆变器部分的仿真模型。在MATLAB/SIMULINK仿真工具箱中搭建仿真模型,通过设置合理的仿真参数、电机参数、给定量参数以及PI控制器的控制参数对系统进行仿真研究,从而在理论上验证系统设计的正确性。 仿真实验结果证明了这种基于空间矢量脉宽调制的直接转矩控制方法可以有效改善直接转矩控制系统的性能。减小传统直接转矩控制中的磁链和转矩脉动,并使逆变器工作在恒定的开关频率。最后总结论文所做的研究工作,并展望了今后的研究重点和方向。
上传时间: 2013-04-24
上传用户:dancnc
随着ASIC设计规模的增长,功能验证已成为整个开发周期的瓶颈。传统的基于软件模拟和硬件仿真的逻辑验证方法已难以满足应用的要求,基于FPGA组的原型验证方法能有效缩短系统的开发周期,可提供更快更全面的验证。由于FPGA芯片容量的增加跟不上ASIC设计规模的增长,单芯片已无法容纳整个设计,所以常常需要对设计进行逻辑分割,将子逻辑块映射到FPGA阵列中。 本文对逻辑验证系统的可配置互连结构和ASIC逻辑分割算法进行了深入的研究,提出了FPGA阵列的非对称可配置互连结构。与现有的对称互连结构相比,该结构能提供更多的互连通道,可实现对I/O数量、电平类型和互连路径的灵活配置。 本文对逻辑分割算法进行了较深入的研究。针对现有的两类分割算法存在的不足,提出并实现了基于设计模块的逻辑分割算法,该算法有三个重要特征:1)基于设计代码;2)以模块作为逻辑分割的最小单位;3)使用模块资源信息指导逻辑分割过程,避免了设计分割过程的盲目性,简化了逻辑分割过程。 本文还对并行逻辑分割方法进行了研究,提出了两种基于不同任务分配策略的并行分割算法,并对其进行了模拟和性能分析;验证了采用并行方案对ASIC逻辑进行分割和映射的可行性。 最后基于改进的芯片互连结构,使用原型系统验证方法对某一大规模ASIC设计进行了逻辑分割和功能验证。实验结果表明,使用改进后的FPGA阵列互连结构可以更方便和快捷地实现ASIC设计的分割和验证,不但能显著提高芯片间互连路径的利用率,而且能给逻辑分割乃至整个验证过程提供更好的支持,满足现在和将来大规模ASIC逻辑验证的需求。
上传时间: 2013-06-12
上传用户:极客
PCI(Peripheral Component Interconnect)总线以其高性能、低成本、开放性、独立于处理器、软件透明等众多优点成为当今最流行的计算机局部总线。在嵌入式系统领域中,许多IP都是基于PCI总线设计的。本文阐述一种以ARM9作为CPU的嵌入式系统的PCI北桥设计与验证。 首先介绍基于ARM的嵌入式系统结构,并深入研究PCI2.2总线行为规范。在此基础上提出一种基于ARM处理器的PCI总线北桥的设计方案,整个设计主要分为主设备接口模块,目标设备接口模块,配置寄存器模块和集成总线仲裁器三大部分。对于主设备接口模块和目标设备接口模块,论文主要从数据通路和控制路径的实现两方面进行阐述。对于集成的总线仲裁器,设计采用两优先级的循环优先算法,通过一组设备编号寄存器实现了PCI总线上的仲裁,此外,论文对跨时钟域的信号同步和PCI配置寄存器也作了较为详细的描述,最终采用自顶向下的方法实现了整个设计。 在验证部分,引入了基于平台的验证思路,通过搭建验证平台,可以高效地实现验证。论文重点讨论了验证平台的搭建和行为模型的建立,并介绍了一种命令总线,通过打包各个验证点控制验证流程。此外,为提高验证的自动化程度,论文对验证所使用的脚本也进行了描述。通过此验证平台和脚本,提高了整个验证系统的可移植性和可重用性。 论文最终完成了PCI北桥的RTL级的功能描述,并使用仿真软件完成对设计的仿真验证。设计通过验证并成功实现在基于ARM的集成处理器,达到预定的功能设计要求,并具有良好的性能,最后对后续开发进行了探讨。
上传时间: 2013-05-22
上传用户:uuuuuuu
一、RFID概述 ... 3 二.射频识别技术原理分析 3 三、安捷伦科技 RFID测试解决方案. 5 (一)RFID Tag 测试参考连接... 5 (二)RFID Reader测试参考连接. 5 (三)Agilent RFID 设计验证系统... 6 四.附录:系统中Agilent主要 RF测试仪器介绍... 9 (一)E4438C 矢量信号发生器... 9 (二)PSA系列高性能频谱仪10 (三)EPM 系列和 EPM-P 系列功率计11 (四)66300 系列无线通信电源13
上传时间: 2013-10-28
上传用户:超凡大师
论文以Altera公司的Cyclone II系列EP2CSQ208为核心芯片,构建基于FPGA的SOPC嵌入式硬件平台,并以此平台为基础深入研究SOPC嵌入式系统的硬件设计和软件开发方法,详细测试和验证系统存储模块和外围模块。同时以嵌入式处理器IP核NioslI为核心,设计出基于NioslI的视觉控制软件。在应用中引入pc/os.II实时操作系统,介绍了实时操作系统I_tc/OS.II的相关概念和移植方法,设计了相关底层软件及轨迹图像识别算法,将具体应用程序划分成多个任务,最终实现了视觉图像的实时处理及小车的实时控制。 在本设计中,图像采集部分利用SAA7111A视频解码芯片完成视频信号的采集,利用FPGA完成复杂高速的逻辑控制及时序设计,将采集的数字视频信号存储在外扩存储器SRAM中,以供后续图像处理。 在构建NioslI CPU时,自定制了SRAM控制器、irda红外接口、OC i2c接口、PWM接口和VGA显示接口等相关外设组件,提供了必要的人机及控制接口,方便系统的控制及调试。
上传时间: 2013-11-13
上传用户:chenhr
本设计要实现一个具有预置数的数字钟的设计,具体要求如下: 1. 正确显示年、月、日 2. 正确显示时、分、秒 3. 具有校时,整点报时和秒表功能 4. 进行系统模拟仿真和下载编程实验,验证系统的正确性
上传时间: 2013-12-18
上传用户:caixiaoxu26
本文的目的在于设计一个自适应噪音抵消系统,使其能消除含噪语音信号中的背景噪音,达到提高语音信号质量的目的.主要工作分为两大部分.本文在第一部分介绍了自适应数字滤波器的基本理论思想,具体阐述了自适应噪声抵消系统基本原理,并对自适应噪声抵消系统的指标、抵消性能进行了计算分析.自适应滤波器的算法是整个系统的核心,在第一部分中,对两种最基本的自适应算法,进行了详细的介绍和分析,并针对两种算法的优缺点进行了详细的比较.这一部分中最关键的是对设计的噪声抵消系统进行计算机仿真,验证系统设计的合理性和算法的正确性.通过对自适应噪声抵消器的MATLAB仿真及对仿真图形的分析,验证了系统设计和自适应算法的可行性.第二部分主要完成自适应噪声抵消系统的硬件设计和软件编程.在第一部分计算机仿真分析的基础上,利用高速信号处理芯片DSP(TMS320LF2407)设计了一个噪声干扰抵消系统,在高速信号处理芯片(TMS320LF2407)上开发实现了自适应LMS算法.
标签: DSP
上传时间: 2013-06-28
上传用户:zklh8989