针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
上传时间: 2013-12-18
上传用户:c12228
四位液晶显示的频率计,可最大测大65KHZ
上传时间: 2016-08-22
上传用户:x4587
c51 频率表 可测30----1000hz 信号频率 使用中断来计数信号单位时间内数量,测得频率
上传时间: 2014-03-10
上传用户:lwwhust
通过MCU(430)控制CC1100RFID芯片进行数据的发送和接受,发送的数据长度,和载波频率都可以在程序中修改.此程序可作为300米以内的短距离通讯终端程序.
上传时间: 2014-07-05
上传用户:yuchunhai1990
实现4种常见波形正弦、三角、锯齿、方波(A、B)的频率、幅度可控输出(方波 A的占空比也是可控的),可以存储任意波形特征数据并能重现该波形,还可完成 各种波形的线形叠加输出。
上传时间: 2016-10-02
上传用户:123啊
利用FPGA实现频率测试,基于VHDL实现,具有良好的测试性能可直接使用
上传时间: 2016-10-09
上传用户:z1191176801
项目描述:产生正弦波,方波,三角波的能力.可存储多种波形,输出波形频率100Hz--200kHz,
上传时间: 2014-01-20
上传用户:洛木卓
电子课程设计 ---频率计的设计 mutlsim图 可防真
上传时间: 2013-12-24
上传用户:yyyyyyyyyy
FFT算法的基本原理是把长序列的DFT逐次分解为较短序列的DFT。按照抽取方式的不同可分为DIT-FFT(按时间抽取)和DIF-FFT(按频率抽取)算法。按照蝶形运算的构成不同可分为基2、基4、基8以及任意因子(2n,n为大于1的整数),基2、基4算法较为常用。
上传时间: 2014-01-13
上传用户:bjgaofei
RS232 verilog coding 全参数化设计 可以自己设定波特率 时钟频率等 完全FPGA实现调通
上传时间: 2016-12-28
上传用户:我们的船长