EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 --- 串行数据帧和接收时钟是异步的,发送来的数据由逻辑1 变为逻辑0 可以视为一个数据帧的开始。接收器先要捕捉起始位,确定rxd 输入由1 到0,逻辑0 要8 个CLK16 时钟周期,才是正常的起始位,然后在每隔16 个CLK16 时钟周期采样接收数据,移位输入接收移位寄存器rsr,最后输出数据dout。还要输出一个数据接收标志信号标志数据接收完。 波特率发生器 --- UART 的接收和发送是按照相同的波特率进行收发的。波特率发生器产生的时钟频率不是波特率时钟频率,而是波特率时钟频率的16 倍,目的是为在接收时进行精确地采样,以提出异步的串行数据。 --- 根据给定的晶振时钟和要求的波特率算出波特率分频数。
上传时间: 2014-01-25
上传用户:xsnjzljj
基于Quartus II 5.0编写的正弦波发生器,可控频率,用vhdl编写的
上传时间: 2014-01-17
上传用户:hjshhyy
数控信号发生器控制程序,用MCU控制DDS芯片实现对输出信号频率、相位的调节。
上传时间: 2013-12-13
上传用户:z754970244
通信基带信号发生器的设计,采用单片机输入频率和波形,在FPGA中实现频率和波形生成
上传时间: 2016-08-29
上传用户:稀世之宝039
根据freescale XXDZ60的多用途时钟发生器的设置原理,FEI->PEE模式变化的寄存器设置,总线频率由外部晶振的4M调整为10M MCGOUT
上传时间: 2016-09-01
上传用户:gaojiao1999
verilog 我自己写得按单脉冲发生器,通过了综合和仿真,和频率可变的正弦波发生器,
上传时间: 2013-12-17
上传用户:baiom
8位十六进制频率计设计 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1s的输入信号脉冲计数允许信号;1s计数结束后,计数值被锁入锁存器,计数器清零,为下一测频计数周期做好准备。测频控制信号可由一个独立的发生器(FTCTRL)来产生。
上传时间: 2013-12-26
上传用户:咔乐坞
简易信号发生器,可产生正弦波、方波、三角波,幅度、频率都可调节。
标签: 信号发生器
上传时间: 2013-12-23
上传用户:hwl453472107
基于单片机的波形发生器,可产生方波,三角波及正弦波,频率可调。
上传时间: 2013-12-18
上传用户:zgu489
SPWM的程序说明 用TMS320LF2407实现三相SPWM波形发生器 FCL .usect ".data0",1 保存载波频率浮点数的低位 FCH .usect ".data0",1 保存载波频率浮点数的高位 FRL .usect ".data0",1 保存信号频率浮点数的低位 FRH .usect ".data0",1 保存信号频率浮点数的高位 AL .usect ".data0",1 保存调谐度浮点数低位
上传时间: 2013-11-29
上传用户:a673761058