虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

静态不间断电源

  • 开关电源环路设计与实例详解

    开关电源环路设计与实例详解开关电源环路设计与实例详解

    标签: 开关电源 环路设计

    上传时间: 2013-05-18

    上传用户:Minly

  • 电子设计竞赛-电源

    针对大学生电子竞赛详细了解电源的设计开发注意事项等

    标签: 电子设计竞赛 电源

    上传时间: 2013-07-18

    上传用户:417313137

  • 计算机开关电源的工作原理与维修

    计算机开关电源的工作原理与维修,开关电源的电路还是比较基础的,入门必学啊!

    标签: 计算机 开关电源 工作原理

    上传时间: 2013-04-24

    上传用户:iswlkje

  • 基于UC3843的反激式开关电源反馈电路的设计

    介绍了UC3843 的工作特点,利用UC3843 设计了反激式开关稳压电源,分析了新型反馈电路的工作过程及优点,与传统方法相比,此方法使电源的动态响应更快,调试更简单。最后提出了反馈电路详细的设计方法

    标签: 3843 UC 反激式开关电源 反馈电路

    上传时间: 2013-05-27

    上传用户:lps11188

  • 开关电源的安全及EMC设计

    开关电源的安全及EMC设计 基于EMC 的ESD 防护设计静电问题是一直困扰电子产品的问题,静电放电导致 ... 经验 认为,每千伏的静电电压击穿距离在1mm 左右,因此PCB 器件,走线

    标签: EMC 开关电源

    上传时间: 2013-07-23

    上传用户:liu_yuankang

  • 开关电源环路中的TL431

    反激式转换器在笔记本适配器市场很普及,这种转换器工作在电流模式控制,使其非常适合于低成本且坚固的结构。这类转换器的典型应用如图1所示。其中的控制器采用了NCP1271,这一器件工作在固定频率电流模式控制,包含众多的实用特性,如基于定时器的短路保护、提供利于抑制电磁干扰(EMI)信号的频率调制技术,以及工作在软工作模式的跳周期功能,以满足没有可听噪声时的待机能耗要求。这些转换器通常用于低电源输入时工作在连续导电模式(CCM)以降低导电损耗,而在高电源输入时自然转换到非连续导电模式(DCM)工作。在本文的案例中,假定硬件设计已经完成,这表示已经选择好变压器初级电感Lp、变压器匝数比N及剩余元件。TL431单独考虑,等待选择补偿元件。

    标签: 431 TL 开关电源 环路

    上传时间: 2013-06-03

    上传用户:cjl42111

  • USB2.0走线要点

    在绘制USB电源线、信号地和保护地时,应注意以下几点: ①USB插座的1、2、3、4脚应在信号地的包围范围内,而不是在保护地的包围范围 内。 ②USB差分信号线和其他信号线在走线的时候不应与保护地层出现交叠。 ③电源层和信号地层在覆铜的时候要注意不应与保护地层出现交叠。 ④电源层要比信号地层内缩20D,D为电源层与信号地层之间的距离。 ⑤如果差分线所在层的信号地需要大面积覆铜,注意信号地与差分线之间要保证 35 mil以上的间距,以免覆铜后降低差分线的阻抗。

    标签: USB 2.0 走线

    上传时间: 2013-04-24

    上传用户:LCMayDay

  • FPGA布线算法的研究

    现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为了节省芯片面积,一般都采用单个MOS晶体管来连接逻辑资源。MOS晶体管的导通电阻可以达到千欧量级,可分割金属线段的电阻相对于MOS管来说是可以忽略的,然而它和地之间的电容达到了0.1pf[1]。为了评估FPGA的性能,用HSPICE仿真模型虽可以获得非常精确的结果,但是基于此模型需要花费太多的时间。这在基于时序驱动的工艺映射和布局布线以及静态时序分析中都是不可行的。于是,非常迫切地需要一种快速而精确的模型。 FPGA中连接盒、开关盒都是由MOS管组成的。FPGA中的时延很大部分取决于互连,而MOS传输晶体管在互连中又占了很大的比重。所以对于MOS管的建模对FPGA时延估算有很大的影响意义。对于MOS管,Muhammad[15]采用导通电阻来代替MOS管,然后用。Elmore[3]时延和Rubinstein[4]时延模型估算互连时延。Elmore时延用电路的一阶矩来近似信号到达最大值50%时的时延,而Rubinstein也是通过计算电路的一阶矩估算时延的上下边界来估算电路的时延,然而他们都是用来计算RC互连时延。传输管是非线性器件,所以没有一个固定的电阻,这就造成了Elmore时延和Rubinstein时延模型的过于近似的估算,对整体评估FPGA的性能带来负面因素。 本论文提出快速而精确的现场可编程门阵列FPGA中的互连资源MOS传输管时延模型。首先从阶跃信号推导出适合50%时延的等效电阻模型,然后在斜坡输入的时候,给出斜坡输入时的时延模型,并且给出等效电容的计算方法。结果验证了我们精确的时延模型在时间上的开销少的性能。 在岛型FPGA中,单个传输管能够被用来作为互连线和互连线之间的连接,或者互连线和管脚之间的连接,如VPR把互连线和管脚作为布线资源,管脚只能单独作为输入或者输出管脚,以致于它们不是一个线网的起点就是线网的终点。而这恰恰忽略了管脚实际在物理上可以作为互连线来使用的情况(VPR认为dogleg现象本身对性能提高不多)。本论文通过对dogleg现象进行了探索,并验证了在使用SUBSET开关盒的情况下,dogleg能提高FPGA的布通率。

    标签: FPGA 布线 法的研究

    上传时间: 2013-07-24

    上传用户:yezhihao

  • dc-dc电源

    dc-dc电源,运用mos管运用详解,附加推理公式!

    标签: dc-dc 电源

    上传时间: 2013-04-24

    上传用户:feilinhan

  • layout中电源和地的处理

    layout中电源和地的处理 详细介绍的Layout布线中电源和电源地的分割方法,对于高速布线有很大的

    标签: layout 电源

    上传时间: 2013-06-24

    上传用户:neibuzhuzu