此代码是我们在单片机来控制CPLD记数,然后读出并转换数据,精度很高,在我们学校的电子设计大赛上还获的了二等奖
上传时间: 2013-08-29
上传用户:chengxin
自己课程设计写的程序,用FPGA控制ADC0809的转换时序来完成模/数转换,然后将转换完的数字信号传递给0832
上传时间: 2013-08-30
上传用户:小宝爱考拉
节点是网络系统的基本控制单元,论文提出了一种基于CPLD和多处理器结构的控制网络节点设计方案,它能够提高单节点并行处理能力,其模块化结构增强了节点的可靠性。
上传时间: 2013-08-31
上传用户:shanxiliuxu
采用Verilog语言,实现了FPGA控制视频芯片的数据采集,并将数据按帧存储起来
上传时间: 2013-09-01
上传用户:喵米米米
用CPLD控制曼彻斯特编解码器,很详细的文字说明。
上传时间: 2013-09-01
上传用户:xiaodu1124
关于用CPLD和FPGA做插补算法的内容,对于想用FPGA做控制的朋友是个好的借鉴!
上传时间: 2013-09-02
上传用户:taox
控制面板程序设计-在控制面板上加一个测试组件
上传时间: 2013-09-03
上传用户:cuibaigao
数控振荡器的频率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL语言描述,集成在一个模块中,提供VHDL源程序供大家学习和讨论。\r\n
上传时间: 2013-09-04
上传用户:a471778
这是一段控制1394芯片的cpld的verilog程序,可以参考,在实际项目中已经采用.
上传时间: 2013-09-04
上传用户:pkkkkp
1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到256Hz; 4、 通过RS232C通信,实现FPGA和PC机之间串行通信,从而实现用PC机改变频率控制字,实现对输出正弦波频率的控制。
上传时间: 2013-09-06
上传用户:zhuimenghuadie