虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

集成信号

  • 基于FPGA的UHF多协议RFID基带信号处理

    基于FPGA的UHF多协议RFID基带信号处理

    标签: FPGA RFID UHF 多协议

    上传时间: 2013-07-18

    上传用户:2404

  • 基于FPGA的边界扫描控制器的设计

    随着印制电路板功能的日益增强,结构日趋复杂,系统中各个功能单元之间的连线间距越来越细密,基于探针的电路系统测试方法已经很难满足现在的测试需要。边界扫描测试(BST)技术通过将边界扫描寄存器单元安插在集成电路内部的每个引脚上,相当于设置了施加激励和观测响应的内建虚拟探头,通过该技术可以大大的提高数字系统的可观测性和可控性,降低测试难度。针对这种测试需求,本文给出了基于FPGA的边界扫描控制器设计方法。    完整的边界扫描测试系统主要由测试控制部分和目标器件构成,其中测试控制部分由测试图形、数据的生成与分析及边界扫描控制器两部分构成。而边界扫描控制器是整个系统的核心,它主要实现JTAG协议的自动转换,产生符合IEEE标准的边界扫描测试总线信号,而边界扫描测试系统工作性能主要取决与边界扫描控制器的工作效率。因此,设计一个能够快速、准确的完成JTAG协议转换,并且具有通用性的边界扫描控制器是本文的主要研究工作。    本文首先从边界扫描技术的基本原理入手,分析边界扫描测试的物理基础、边界扫描的测试指令及与可测性设计相关的标准,提出了边界扫描控制器的总体设计方案。其次,采用模块化设计思想、VHDL语言描述来完成要实现的边界扫描控制器的硬件设计。然后,利用自顶向下的验证方法,在对控制器内功能模块进行基于Testbench验证的基础上,利用嵌入式系统的设计思想,将所设计的边界扫描控制器集成到SOPC中,构成了基于SOPC的边界扫描测试系统。并且对SOPC系统进行软硬件协同仿真,实现对边界扫描控制器的功能验证后将其应用到实际的测试电路当中。最后,在基于SignalTapⅡ硬件调试的基础上,软硬件结合对整个系统可行性进行了测试。从测试结果看,达到了预期的设计目标,该边界扫描控制器的设计方案是正确可行的。    本文设计的边界扫描控制器具有自主知识产权,可以与其他处理器结合构成完整的边界扫描测试系统,并且为SOPC系统提供了一个很有实用价值的组件,具有很明显的现实意义。

    标签: FPGA 边界扫描 控制器

    上传时间: 2013-07-20

    上传用户:hewenzhi

  • 基于FPGA的光栅信号处理电路研究

    光栅计量技术在工业计量领域得到了飞速发展,其中光栅传感器在线位移和角位移测量中得到广泛应用。对光栅信号进行处理有很多方法,如传统电路、单片机或者现场可编程门阵列(FPGA)等。随着电子技术的不断发展,光栅信号处理电...

    标签: FPGA 光栅信号 处理电路

    上传时间: 2013-04-24

    上传用户:jingfeng0192

  • 基于FPGA的雷达信号预处理器的设计

    随着我国国民经济的快速增长和对内对外贸易量的不断增大,海上交通运输更加繁盛。雷达信号处理技术是航海雷达探测海上目标的关键技术,它对安全和高效率的海上运输起到至关重要的作用。雷达信号预处理系统主要负责对雷达...

    标签: FPGA 雷达信号 预处理器

    上传时间: 2013-04-24

    上传用户:远远ssad

  • 基于FPGA的三相六路信号发生器设计

    针对当前市场上流行的高性能三相信号发生器价格昂贵,性价比低的问题。本课题开发了一种输出精度较高,价格低廉的三相六路信号发生器。其中三路输出为电压信号,另外三路输出为电流信号,从而模拟三相交流电,应用于仪器的校...

    标签: FPGA 三相 信号发生器

    上传时间: 2013-05-19

    上传用户:时代电子小智

  • LT8900 2.4G RF 射频

    LT8900是LDT公司生产的一款低成本,高集成度的2.4GHZ的无线收发芯片,片上集成发射机,接收机,频率综合器,GFSK调制解调器。发射机支持功率可调,接收机采用数字扩展通信机制,在复杂环境和强干扰条件下,可以达到优良的收发性能。外围电路简单,只需搭配MCU以及少数外围被动器件。LT8900传输GFSK信号,发射功率约为2dBm,最大可以到6dBm。接收机采用低中频结构,接收灵敏度可以达到-87dBm。数字信道能量检测可以随时监控信道质量。 片上的发射接收FIFO寄存器可以和MCU进行通信,存储数据,然后以1Mbps数据率在空中传输。它内置了CRC,FEC,auto-ack和重传机制,可以大大简化系统设计并优化性能。 数字基带支持4线SPI和2线I2C接口,此外还有Reset,Pkt_flag, Fifo_flag三个数字接口。 为了提高电池使用寿命,芯片在各个环节都降低功耗,芯片最低工作电压可以到1.9V,在保持寄存器值条件下,最低电流为1uA。 芯片有QFN24 4*4mm和SSOP16封装,都符合RoHS标准。

    标签: 8900 2.4 LT RF

    上传时间: 2013-04-24

    上传用户:kirivir

  • 基于FPGA的信号源设计

    信号源是能够产生所需要测试信号的仪器,在测试系统中起着非常重要的作用。所设计的信号源能够产生正弦波、锯齿波、三角波等基本波形和任意波形两类信号,同时可以为被测测电路提供电源支持,可以有效的帮助实验者完成多种...

    标签: FPGA 信号源

    上传时间: 2013-05-19

    上传用户:xlcky

  • 基于小波变换的图像去噪算法研究

    随着多媒体技术的发展,数字图像处理已经成为众多应用系统的核心和基础。它的发展主要依赖于两个性质不同、自成体系但又紧密相关的研究领域:图像处理算法及其相应的电路实现。图像处理系统的硬件实现—般有三种方式:专用的图像处理器件集成芯片(Application Specific Integrated Circuit)、数字信号处理器(Digital Signal Process)和现场可编程门阵列(Field Programmable Gate Array)以及相关电路组成。它们可以实时高速完成各种图像处理算法。图像处理中,低层的图像预处理的数据量很大,要求处理速度快,但运算结果相对比较简单。相对于其他两种方式,基于FPGA的图像处理方式的系统更适合于图像的预处理。本文设计了—种基于FPGA的小波域图像去噪系统。首先,阐述了基于小波变换的图像去噪算法原理,重点讨论了小波邻域阈值(NeighShrink)去噪算法,并给出了该算法相应的Matlab 仿真;然后,为了改进邻域阈值去噪算法中对每个分解子带都采用相同邻域和阈值的缺点,本文提出了基于最小二乘支持向量机(LS-SVM)分类的邻域阈值去噪算法和以斯坦无偏估计 (SURE)为准则同时结合小波系数尺度间关系的邻域阈值去噪算法。经Matlab实验表明,相比于其他几种经典算法,本文提出的两种改进算法在滤除噪声的同时能更好地保护图像细节,并在较高噪声情况下能获得更高的峰值信噪比。在此基础上本文将提出的改进小波邻域阈值去噪算法进行了相应的简化,以满足低噪声处理要求且易于在FPGA上实现;最后,给出了基于 FPGA的小波邻域阈值去噪系统的总体结构和FPGA内部各功能模块的具体实现方案,包括二维离散小波变换模块、二维离散小波逆变换模块、SDRAM存储器控制模块、去噪计算模块和系统核心控制模块,并对各个系统模块和整体进行了仿真验证,结果表明本文设计的基于FPGA 的小波邻域阈值去噪系统能满足实际的图像处理要求,具有一定的理论和实际应用价值。关键词:图像处理系统,FPGA,图像去噪算法,小波变换

    标签: 小波变换 图像去噪 算法研究

    上传时间: 2013-05-16

    上传用户:450976175

  • 可重构24bit音频过采样DAC的FPGA

    基于过采样和∑-△噪声整形技术的DAC能够可靠地把数字信号转换为高精度的模拟信号(大于等于16位)。采用这一架构进行数模转换具有诸多优点,例如极低的失配噪声和更高的可靠性,便于实现嵌入式集成等,最重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量,音频转换,汽车电子等领域有着广泛的应用价值。 本文采用∑-△结构以FPGA方式实现了一个具有高精度的数模转换器,在24比特的输入信号下,达到了约150dB的信噪比。作为一个灵活的音频DAC实现方案。该DAC可以对CD/DVD/HDCD/SACD等多种制式下的音频信号进行处理,接受并转换采样率为32/44.1/48/88.2/96/192kHz,字长为16/18/20/24比特的PCM数据,具备良好的兼容性和通用性。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难度。本文综合大量文献中的经验原则和方法,阐述了稳定的高阶高精度调制器的设计流程;并据此设计了达到24bit精度和满量程输入范围的的5阶128倍调制器。本文创新性地提出了∑-△调制器的一种高效率流水线实现结构。分析表明,与其他常见的∑-△调制器实现结构相比,本方案具有结构简单、运算单元少等优点;此外在同样信号采样率下,调制器所需的时钟频率大大降低。 文中的过采样滤波模块采用三级半带滤波器和一个可变CIC滤波器级联组成,可以达到最高128倍的过采样比,同时具有良好的通带和阻带特性。在半带滤波器的设计中采用了CSD编码,使结构得到了充分的简化。 本文提出的过采样DAC方案具有可重配置结构,让使用者能够方便地控制过采样比和调制器阶数。通过积分梳状滤波器的配置,能够获得32/64/128倍的不同过采样比,从而实现对于32~192kHz多种采样率输入的处理。在不同输入字长情况下,通过调制器的重构,则可以将调制器由高精度的5阶模式改变为功耗更低的3阶模式,满足不同分辨率信号输入时的不同精度要求。这是本文的另一创新之处。 目前,该过采样DAC已经在XilinxVirtexⅡ系列FPGA器件下得到硬件实现和验证。测试表明,对于从32kHz到192kHz的不同输入信号,该DAC模块输出1比特码流的带内信噪比均能满足24比特数据转换应用的分辨率要求。

    标签: FPGA bit DAC 24

    上传时间: 2013-07-08

    上传用户:从此走出阴霾

  • GPS系统设计及其FPGA验证

    近年来,GPS技术迅速发展,并随着3G时代的到来,其应用领域日益广阔,需求量与日俱增。与此同时,随着电路系统设计越来越复杂,上市时间日益缩短,集成电路设计方法面临重大变革。因此采用新型方法学来设计GPS接收系统是必要的。 本文基于GPS原理,采用可复用的IP技术和软硬协同设计技术,设计了一种高性能的GPS SOC接收系统。论文首先分析了GPS信号解调的原理,提出了一种高性能的捕获和跟踪系统结构,详细说明了其工作流程和设计原理。其次,基于高性能总线的选取提出了整个基带系统地结构,并阐明了总线上的各个模块设计方法。采用了直接复用的测试手段和FPGA的测试平台,缩短开发周期,而且保证了对整个系统测试的覆盖率。本文所设计的系统最大特色在于易于集成到其它系统中,并且仅占用10个芯片端口,实现了IP化的设计目的。 最后本文介绍了测试过程中所采用的基于FPGA平台的仿真验证方案和测试方法,并给出了最终的测试结果,达到了对卫星信号搜索定位的目的。

    标签: FPGA GPS 系统设计

    上传时间: 2013-04-24

    上传用户:starlet007