随着经济与科技的发展,人们对住宅小区提出了智能化的要求:一方面住户要求能够远程监视家庭环境和控制家电设备;另一方面,小区管理人员要求实现对小区事务的统一管理。计算机、通信和ARM嵌入式技术为小区的智能化提供了有力的技术支持。 本文来源于实验室与日本NTT公司合作的智能家居项目,提出一种基于ARM-Linux平台的小区智能监控系统的实现方案。系统包括小区网关、家庭中继器和家庭传感器/开关设备三部分。家庭中继器通过RS485总线连接家庭内部各种传感器和开关设备组成家庭内部通信网,中继器可以在家庭内部网中集中采集传感器数据和控制家电开关设备。小区网关通过Ethernet连接各家庭中继器组成小区局域网,它可以统一管理所有家庭中继器和家庭设备。用户可以通过Internet访问小区网关的Web服务器来查看家庭内部传感器信息或发送操作指令来远程控制家电开关设备,小区管理人员也可以通过小区网关的服务器发布小区管理信息。从而,实现家庭监控和小区管理的智能化。 本文主要工作包括:家庭中继器的硬件设计、系统软件移植和应用软件设计;小区网关的软件设计;家庭内通信网与小区局域网的组网以及在通信网络中采用的通信协议的设计。通过对实验室原型系统的实验与测试,证明小区智能监控系统能够良好运行。
上传时间: 2013-07-27
上传用户:zxc23456789
网络技术和数字信息新技术的发展为实现家庭生活智能化提供了强有力的技术支撑;传感器技术的发展提供了家庭设备和家庭网络进行信息交换的技术基础;而计算机技术和嵌入式技术的发展为实现对接入家庭网络的各类设备的监测、控制和管理提供了技术支持。新技术的产生使人们对生活和工作的环境提出新的需求。以家庭网关为主导,将现有和将来可能的硬件设备纳入家庭网络,并且实现智能化服务和管理是数字家庭未来发展的主要方向。 由于传统的家庭网关很难将分散于家庭各处的传感设备连接到一起,因此,本文提出了中继器的设计概念,将其从常规的复杂家庭网关中分离出来,实现了对分散于家庭各处的传感器设备进行更为智能化的管理。中继器需要完成的基本功能包括:对于接入的传感器设备,能够将其迅速融入整个系统中,实现即插即用;根据采集信息的变化自动进行模仿人为分析、操作等功能;与家庭网关通信,提供远程控制、查询、管理等功能。 本控制系统核心部分采用S3C2410为处理器,嵌入式实时Linux为操作系统,极大地提高了控制系统的稳定性。本文详细地介绍了传感器中央控制系统的硬件、软件设计,并且详细地介绍了软件的具体实现。另外,本文还提出了基于自主通讯协议的家庭网络通信方式,有效地提高了控制系统的实时性与可靠性。 本论文基于和日本NTT研究所合作的科研项目“家庭传感器及开关接入的中继系统设计”为技术背景。
上传时间: 2013-08-03
上传用户:lon80727692
RS-485 是一种平衡传送的串行接口标准,比最早的采用非平衡方式传送的RS-232串行接口标准在电气指标上有了大幅度的提高。由于RS-485 总线通讯距离远,抗干扰能力强,结构简单,可靠性高,广泛应
上传时间: 2013-08-04
上传用户:新手无忧
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
给大家提供一堆关于串行通讯和RS485的应用资料。
上传时间: 2013-07-31
上传用户:小宝爱考拉
给大家提供一堆关于串行通讯和RS485等的应用资料。
上传时间: 2013-04-24
上传用户:star_in_rain
开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或释放,其触点接通或断开电路。CMOS模拟开关是一种可控开关,它不象继电器那样可以用在大电流、高电压场合,只适于处理幅度不超过其工作电压、电流较小的模拟或数字信号。 一、常用CMOS模拟开关引脚功能和工作原理 1.四双向模拟开关CD4066 CD4066 的引脚功能如图1所示。每个封装内部有4个独立的模拟开关,每个模拟开关有输入、输出、控制三个端子,其中输入端和输出端可互换。当控制端加高电平时,开关导通;当控制端加低电平时开关截止。模拟开关导通时,导通电阻为几十欧姆;模拟开关截止时,呈现很高的阻抗,可以看成为开路。模拟开关可传输数字信号和模拟信号,可传输的模拟信号的上限频率为40MHz。各开关间的串扰很小,典型值为-50dB。
上传时间: 2013-10-27
上传用户:bibirnovis
#include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,
上传时间: 2013-10-21
上传用户:13788529953
信号传输距离有限,常用于一个PCB板之内;总线上挂接的节点器件有限,受容性负载最大值400pF的限制;拓扑结构只能是二线总线型,不能扩充到星型结构;速度只能取最低值,高速I2C器件速度发挥不出来;不同电平的器件不能挂接在同一总线上;如果要解决上述问题,一般方法是再增加一或多条I2C总线,为不同的总线编写不同的程序,增加了工作量还降低了软件的可移植性。
上传时间: 2013-10-17
上传用户:Jesse_嘉伟
PCA9518 是一款采用BiCMOS 工艺的总线集线器,通过它可以扩展I2C 和SMBus 系统。PCA9518 在保持总线操作模式和特性的情况下,通过缓存数据线(SDA)和时钟线(SCL)的数据实现I2C 总线扩展,使总线最大容性负载为400pF。
上传时间: 2013-11-16
上传用户:黄华强