基于FPGA的乐曲发生器电路设计 附含源代码(quartersii环境下运行)
标签: quartersii FPGA 发生器 电路设计
上传时间: 2013-08-07
上传用户:pwcsoft
基于FPGA和PLL的函数信号发生器时钟部分的实现
标签: FPGA PLL 函数信号发生器 时钟
上传时间: 2013-08-08
上传用户:xzt
多功能波形发生器VHDL程序与仿真\r\nURAT VHDL程序与仿真\r\nASK调制与解调VHDL程序及仿真\r\n LCD控制VHDL程序与仿真
标签: VHDL 多功能 仿真 波形发生器
上传时间: 2013-08-09
上传用户:pkkkkp
基于FPGA的DDS信号发生器的简单实现。这种方法简单可靠、控制方便,且具有很高的频率分辨率和转换速度,非常适合快速跳频通信的要求。 DDS(直接数字合成)是近年来迅速发展起来的一种新的频率合成方法。
标签: FPGA DDS 信号发生器
上传时间: 2013-08-13
上传用户:zl5712176
基于FPGA的自治型SPWM波形发生器的设计!正弦脉宽调制(SPWM)技术在以电压源逆变电路为核心的电力电子装置中有着广泛的应用,如何产生SPWM脉冲序列及其实现手段是PWM技术的关键。大家共同探讨哈!
标签: FPGA SPWM 波形发生器
上传时间: 2013-08-15
上传用户:集美慧
用FPGA实现任意波形发生器的源代码,另外还包括FPGA实现UART,从而与MCU实现串行通信。
标签: FPGA 任意波形发生器 源代码
上传时间: 2013-08-27
上传用户:llwap
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
标签: Verilog DDS 正弦信号发生器 模块
上传时间: 2013-08-28
上传用户:asdfasdfd
dds信号发生器程序设计,框图,基于CPLD控制的DDS数字频率合成器设计
标签: dds 信号发生器 程序设计
上传时间: 2013-08-30
上传用户:BIBI
基于CPLD的多功能信号发生器设计.PDF
标签: CPLD 多功能 信号发生器
上传时间: 2013-09-02
上传用户:lnnn30
基于CPLD的FSK信号发生器的设计.PDF
标签: CPLD FSK 信号发生器
上传时间: 2013-09-03
上传用户:zhuyibin