虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

锁相环

锁相环(phaselockedloop)是一种利用相位同步产生的电压,去调谐压控振荡器以产生目标频率的负反馈控制系统。根据自动控制原理,这是一种典型的反馈控制电路,利用外部输入的参考信号控制环路内部振荡信号的频率和相位,实现输出信号频率对输入信号频率的自动跟踪,一般用于闭环跟踪电路。是无线电发射中使频率较为稳定的一种方法,主要有VCO(压控振荡器)和PLLIC(锁相环集成电路),压控振荡器给出一个信号,一部分作为输出,另一部分通过分频与PLLIC所产生的本振信号作相位比较,为了保持频率不变,就要求相位差不发生改变,如果有相位差的变化,则PLLIC的电压输出端的电压发生变化,去控制VCO,直到相位差恢复,达到锁相的目的。能使受控振荡器的频率和相位均与输入信号保持确定关系的闭环电子电路。
  • ad9361射频和基带锁相环用户手册

    ad9361射频和基带锁相环用户手册            

    标签: ad9361 射频

    上传时间: 2022-04-05

    上传用户:trh505

  • 软件锁相环的设计与仿真讲解

    该文档为软件锁相环的设计与仿真讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: 软件锁相环

    上传时间: 2022-04-12

    上传用户:XuVshu

  • 基于FPGA的数字锁相环的研究与实现

    该文档为基于FPGA的数字锁相环的研究与实现总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: fpga

    上传时间: 2022-04-27

    上传用户:

  • 软件锁相环的设计与应用

    该文档为软件锁相环的设计与应用总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: 软件锁相环

    上传时间: 2022-04-27

    上传用户:slq1234567890

  • 基于DSP Builder的带宽自适应全数字锁相环的设计与实现

    该文档为基于DSP Builder的带宽自适应全数字锁相环的设计与实现总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: dsp

    上传时间: 2022-05-01

    上传用户:

  • 采用用verilog语言编写的全数字锁相环的源代码

    采用用verilog语言编写的全数字锁相环的源代码,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈

    标签: verilog

    上传时间: 2022-05-22

    上传用户:

  • 2015全国电赛E题报告—基于锁相环的简易频谱仪

    本资源为2015全国电设E题报告——基于锁相环的简易频谱仪内含原理分析方案对比及原理图,下面是本资源的部分内容:本系统采用MSP430F5529为主控器件,采用锁相环频率合成芯片ADF4110、三阶RC低通滤波器和压控振荡芯片MAX2606实现稳定的本振源,产生本征频率在90MHz~110MHz的恒定正弦信号;采用乘法器AD835实现对输出信号幅度的调整;同样采用AD835实现被测信号与本征信号的混频,经过低通滤波得到混频后的低频量由单片机上的ADC进行采样,能在80MHz~100MHz频段内扫描并显示信号频谱和主信号频率,并且够测量全频段内部分杂散频率的个数。经测试,本系统实现了题目要求的全部功能,且人机交互友好。

    标签: 大学生电子设计大赛 频谱仪

    上传时间: 2022-07-05

    上传用户:

  • 全数字锁相环原程序

    很好的全数字锁相环源程序,大家有需要的可以看看

    标签: 锁相环

    上传时间: 2022-07-22

    上传用户:

  • 射频锁相环基础理论

    一.基础理论锁相环路(Phase Locked Loop)是一个闭环的相位控制系统,它的输出信号的相位能自动跟踪输入信号相位。系统框图如下:当0,(1)与0:(1)相等时,两矢量以相同的角速度旋转,相对位置,即夹角维持不变,通常数值又较小,这就是环路的锁定状态。从输入信号加到锁相环路的输入端开始,一直到环路达到锁定的全过程,称为捕获过程。设系统最初进入同步状态[2nrtto,e,.]的时间为1。。那么从1=1,的起始状态到达进入同步状态的全部过程就称为锁相环路的捕获过程。捕获过程所需的时间T,=1,-1,称为捕获时间。显然,捕获时间T,的大小不但与环路的参数有关,而且与起始状态有关。对一定的环路来说,是否能通过捕获而进入同步完全取决于起始频差8.(4)-Ao。。若Ao,超过某一范围,环路就不能捕获了。这个范围的大小是锁相环路的一个重要性能指标,称为环路的捕获带Ao,。

    标签: 射频锁相环

    上传时间: 2022-06-21

    上传用户:

  • 可编程FM锁相发射机的实现

    文中设计了一种可编程的FM锁相发射机。利用Atmega8实现与计算机的串口通信,实现对锁相环芯片和数字电位器的配置,达到改变输出频率和调制频偏的目的。发射机输出频率覆盖2 200~2 300 MHz,调制响应100 Hz~3.5 MHz,能够满足大部分FM体制遥测系统的需要。

    标签: 可编程 发射机 锁相

    上传时间: 2013-10-23

    上传用户:181992417