蓄电池组已越来越广泛地应用于交通运输、电力、通信等诸多领域和部门,其寿命直接关系到能源的有效利用以及相应系统的整体寿命、可靠性和成本。本课题从提高电池寿命的角度研究串联蓄电池组的充电问题,基于前人使用磁放大器作后级调整的基础上,提出了一种新颖的基于开关管MOSFET后级调整和高频母线的蓄电池组分布式单体充电方法。所有二次侧电路通过高频母线的形式共用一个一次侧电路;在兼顾效率、体积和成本的前提下有效的解决了串联蓄电池组的充电不均衡问题。 论文对采用双管正激拓扑的高频母线产生电路的设计给出了说明;同时也介绍了几种后级调整方法及各自优缺点。针对后级调整中的同步问题,提出了几种产生同步锯齿波的解决方案。最后利用同步脉冲产生电路,采用最常见的UC3843芯片,产生稳定可靠的同步锯齿波,实现后级调整开关动作与母线方波电压的同步。并且针对多路后级调整场合下,采取措施减小了母线电压毛刺,同时也改善了电流采样波形。 论文设计了一套单体3500mAh、3.7V锂离子电池组的单体独立充电器,以双管正激电路为原边电路作为主模块,次级是以MOSFET作后级调整电路实现充电功能作为充电电路模块。试验中采用了四个充电电路模块,同时对四个锂离子电池单体分别独立充电。充电电路模块中,通过控制MOFET开关,可实现锂电池的恒流、恒压充电和满充切断,充电电压和充电电流可精确控制在1%以内。该充电电路并能显示电池充电状态,并在单体充电电路间传递充电状态信号,最后反馈给母线电路以控制母线电压输出的开通与关断。特别指出的是该电路的过放电检测功能,是直接利用电池自身电压来检测得出电池自身是否处于过放电状态判定信号,并在充电模块间传递,最后得出蓄电池组过放电判定信号。整机有较低的待机功耗,并均使用了低成本器件,进一步降低了成本。 论文给出了详细的设计过程,最后通过实验将该方案与串联充电方案比较,验证了该充电方案的可靠性与优越性。
上传时间: 2013-04-24
上传用户:木末花开
本课题为电流型高电压隔离电源,它是基于交流电流母线的分布式系统,能够整定短路电流,适应高电压工作环境的隔离电源。本论文介绍了该课题的应用场合,简要介绍了分布式系统的种类及各自优势,以及已有的电流型副边稳压电路相关的研究成果,并在此基础上提出了本课题的研究目标。 本篇论文主要针对课题方案的三个方面进行论述,分别阐述如下: 一,母线电流产生系统与电流型副边开关电路的匹配问题,包括各部分电路的功能介绍、电流型副边开关电路的小信号等效电路的建模、高电压隔离变压器及磁元件的选择; 二,模块体积小型化有利于高压部件的设计安装和EMS防护。为了省去体积较大的辅助电源部分,本课题采用了副边电路自供电的方式。在低压自供电方式下,利用比较器、TLA31等器件产生多路同步三角波以及开关驱动PWM脉冲。对自供电方式下的三角波振荡器进行比较,并对三角波振荡器电路模块进行了建模以及系统反馈补偿; 三,在本方案中实现了电流源拓扑的同步整流技术,利用PMOS管替代续流二极管,减小了电路的损耗、散热器的使用以及模块的体积。 本篇论文对本课题设计的核心部分进行了比较详细的介绍和分析,具体的参数计算方法也一一列出。最终,论文以研究目标为方向,通过一系列的改进措施,基本实现了课题要求。
上传时间: 2013-06-24
上传用户:wmwai1314
场效应管参数(5000种),Excel 文件格式
上传时间: 2013-04-24
上传用户:tianjinfan
本课题是针对陕西美泰电气有限公司的一个开发研究项目。在国内,中频大功率感应加热电源虽然有许多研究,但是在控制方式上与选取的功率元件上却有不同,特别是针对DSP控制与选取IGBT作为功率元件的相关文献较少。数字化控制将是一种趋势,而IGBT控制灵活,驱动简单,从而将逐步取代晶闸管,GTO等元件。 本课题主要以并联谐振型感应加热电源为研究对象,采用了IGBT为功率开关元件的主电路,比较了直流调功和逆变调功的优缺点,最终选择了三相全控晶闸管整流的调功方式,同时也描述了重叠时间对逆变器的影响。计算分析了整流侧和逆变侧的必要参数以及并联谐振槽路的参数,本文在MATLAB/Simulink环境下建立了10kHz/500kW并联谐振型感应加热系统的仿真模型,对整流调功、锁相环频率跟踪、逆变器的启动等仿真波形进行了重点分析并得出结论。在此理论基础上,设计了基于DSPTMS320F2812 10kHz/500kW感应加热电源的控制器,其中重点研究了闭环调功控制系统、锁相环频率跟踪系统、重叠时间、整流侧晶闸管脉冲触发产生和相序判断以及逆变器启动的全数字化控制。同时,设计了过压过流保护电路以及外围采样电路、检测电路,特别是过压保护,本文给出了一种箝位思想并对此思想进行了仿真证明了其正确性和可行性,以便使电源和IGBT更安全的工作。最后,对本文所提出的控制方案进行实验验证,证明了本文理论计算分析的正确性和控制方案的可行性。
上传时间: 2013-06-09
上传用户:czh415
电子功能模件是机电产品的基本组成部分,其水平高低直接决定整个机电产品的工作质量。当前PCB自动测试系统大多为欧美产品,价格相当昂贵,远远超出我国中小电子企业的承受能力。为了提高我国中小企业电子设备的竞争力,本课题研发了适合于我国中小企业、价格低廉、使用方便的PCB路内测试系统。 本文首先详细介绍了PCB各种检测技术的原理和特点,然后根据本课题面向的用户群和他们对PCB测试的需求,组建PCB内测试系统。本系统基于虚拟仪器设计思想,以PCB上模拟电子器件、组合逻辑电路及由其构成的功能模块等为被测对象,包括路内测试仪、逻辑分析单元、信号发生器、高速数据采集器、多路通道扫描器及针床。其中:路内测试仪对不同被测对象选择不同测试方法,采用电位隔离法实现了被测对象与PCB上其他元器件的隔离,并采用自适应测试方法提高测试结果的准确度。逻辑分析单元主要采用反向驱动技术测试常见的组合逻辑电路。信号发生器能同时产生两路正弦波、方波、斜波、三角波等常用波形。数据采集器能同时采集四路信号,以USB接口与主机通讯。多路通道扫描器采用小型继电器阵列来实现,可扩展性好。针床采用新型夹具,既保证接触性能,又不至破坏触点。 实践表明,本系统能对常用电子功能模件进行自动测试,基本达到了预期目标。
上传时间: 2013-06-06
上传用户:klds
最新世界场效应管特性代换手册
上传时间: 2013-07-02
上传用户:
随着通信技术的发展,视频传输系统因具有方便、实时、准确等特点已成为现代工业管理、安全防范、城市交通中必不可少的重要部分。而光纤传输以大容量、保密性能好、抗干扰能力强、传输距离等优点越来越受人们的关注。本论文以FPGA为核心芯片,结合数字化技术和时分复用技术,提出了一种无压缩多路数字视频光纤传输系统设计方案,并详细分析方案的设计过程。 系统分A/D转换、D/A转换和FPGA数据处理三大模块化进行设计,FPGA数据处理模块实现了程序的配置下载、IO口的控制功能、各时钟分频、锁相功能和多路数字信号的复接解复接仿真,同时完成了视频信号的A/D转换和数字视频信号的D/A转换功能,最终实现了八路视频信号在一根光纤上实时传输的功能。接收视频图像轮廓清晰、没有不规则的闪烁、没有波浪状等条纹或横条出现,基本满足视频监控系统的图像质量指标要求。各路视频信号的输入输出电接口、阻抗和收发光接口均符合国家标准,系统具高集成度、灵活性等特点,能广泛应用于各场合的视频监控系统和安全防范系统中。 关键词:FPGA,光纤传输,视频信号
上传时间: 2013-06-05
上传用户:zxh1986123
包含基于VHDL语言的ADC采样的 整个工程文件,代码中选用数码管动态扫描方式输出。
上传时间: 2013-07-19
上传用户:xuan‘nian
闸流管和双向可控硅应用的十条黄金原则 中文的,很值得学习
上传时间: 2013-08-02
上传用户:270189020
随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。
上传时间: 2013-05-25
上传用户:ccsp11