虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

采样技术

  • Stellaris系列微控制器的ADC过采样技术

    Luminary Micro在Stellaris系列微控制器的部分产品中提供了模数转换器(ADC)模块。ADC的硬件分辨率为10位,但由于噪音和其它使精度变小的因素的影响,实际的精度小于10位。本应用文档提供了一个基于软件的过采样技术,从而使转换结果的有效位数(ENOB)得到了改善。文档中描述了对输入信号执行过采样的方法,以及在精度和整个系统性能上的影响。

    标签: Stellaris ADC 微控制器 过采样

    上传时间: 2014-05-07

    上传用户:drink!

  • 基于DSP的过采样技术

    在使用DSP进行数字信号处理时,应用过采样技术可以增加其内置模数转换器的分辨率。讨论了应用过采样技术的原理、如何使用TMS320LF2407来实现过采样,以及在软件上的实现方法。

    标签: DSP 过采样

    上传时间: 2013-11-01

    上传用户:风行天下

  • ARM Cortex-M3的过采样技术

    利用过采样技术可在不需片外ADC器件的情况下,达到同样的采样效果。将Cortex-M3内核与过采样技术相结合,不仅能够降低成本,而且提升了系统的运行速率、可靠性与稳定性。

    标签: Cortex-M ARM 过采样

    上传时间: 2013-11-12

    上传用户:familiarsmile

  • 利用Visual C++编写M序列的生成以及利用给定的M序列采用采样技术生成其他的不同的序列

    利用Visual C++编写M序列的生成以及利用给定的M序列采用采样技术生成其他的不同的序列

    标签: Visual M序列 编写 序列

    上传时间: 2014-11-28

    上传用户:maizezhen

  • AD采样技术大全

    AD采样技术大全,包含25篇过采样资料、PIC AD转换入门指导-适合初学者、Stellaris系列微控制器的ADC过采样技术-Stellaris_ADC等资料

    标签: 采样 技术大全

    上传时间: 2013-12-30

    上传用户:lijinchuan

  • 采用过采样技术实现16位精度温度采样 采用过采样技术实现16位精度温度采样 采用过采样技术实现16位精度温度采样

    采用过采样技术实现16位精度温度采样 采用过采样技术实现16位精度温度采样 采用过采样技术实现16位精度温度采样

    标签: 过采样 技术实现 精度 温度

    上传时间: 2017-04-10

    上传用户:ayfeixiao

  • 单相并网逆变器并网电流的过采样技术_蔡逢煌

    单相并网逆变器并网电流的过采样技术_蔡逢煌

    标签: 论文

    上传时间: 2017-12-14

    上传用户:yanliudao

  • 基于欠采样技术的软件无线电接收机研究及实现

    该文档为基于欠采样技术的软件无线电接收机研究及实现总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: 软件 无线电

    上传时间: 2022-05-07

    上传用户:kingwide

  • 利用过采样技术提高ADC测量分辨率

    提出了用“过采样”技术使在有用的测量频带内的信噪比得到改善, 从而提高ADC 测量的分辨率。并利用Matlab 对其结论进行仿真, 且在TMS320L F2407 DSP 上予以实现,结果表明信噪比和测量分辨率明显提高。

    标签: ADC 过采样 测量 分辨率

    上传时间: 2013-11-20

    上传用户:fairy0212

  • 16bit音频过采样DAC的FPGA设计实现.rar

    基于∑-△噪声整形技术和过采样技术的数模转换器(DAC)可以可靠地把数字信号转换成为高精度的模拟信号。采用这一结构进行数模转换具有诸多优点,例如极低的失配噪声和高的可靠性,便于作为IP模块嵌入到其他芯片系统中等,更重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量、音频转换、汽车电子等领域有着广泛的应用价值。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难度。本设计综合大量文献中的经验原则和方法,首先阐述了∑-△调制器的一般原理,并讨论了一般结构调制器的设计过程,然后描述了稳定的高阶高精度调制器的设计流程。根据市场需求,设定了整个设计方案的性能指标,并据此设计了达到16bit精度和满量程输入范围的三阶128倍过采样调制器。 本设计采用∑-△结构,根据系统要求设计了量化器位数、调制器过采样比和阶数。在分析高阶单环路调制器稳定性的基础上,成功设计了六位量化三阶单环路调制器结构。在16比特的输入信号下,达到了90dB左右的信噪比。该设计已经在Cyclone系列FPGA器件下得到硬件实现和验证,并实现了实时音频验证。测试表明,该DAC模块输出信号的信噪比能满足16比特数据转换应用的分辨率要求,并具备良好的兼容性和通用性。 本设计可作为IP核广泛地在其他系统中进行复用,具有很强的应用性和一定的创新性。

    标签: FPGA bit DAC

    上传时间: 2013-07-10

    上传用户:chuandalong