在CPLD内实现声调和时间的控制,在LATTICE的ISPLEVER6.1下编译通过。可以修改定时时间进行声调的修改
上传时间: 2013-08-17
上传用户:ysystc699
高级FPGA教学实验指导书-逻辑设计部分.pdf QuatusII5.0 是Altera 公司的最新产品。MaxplusII 是一套非常成功的PLD 开发软件,虽然QuartusII 已经推出了4 年,并且Altera 宣布不再对MaxplusII 进行升级,但至今仍有非常多的工程师在使用MaxplusII。 Altera 在QuartusII 中允许将软件界面设置为MaxplusII 风格,以吸引MaxplusII 的用户转向QuartusII。
上传时间: 2013-08-17
上传用户:life840315
基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2013-08-18
上传用户:问题问题
实现8通道模拟/数字转换和数字/模拟转换的例子,采用ISA总线控制逻辑.
上传时间: 2013-08-19
上传用户:talenthn
YLP270开发板光盘附带的cpld逻辑试验
上传时间: 2013-08-20
上传用户:stampede
使用CPLD仿真8088核,内有源程序和说明,可以参考
上传时间: 2013-08-22
上传用户:eclipse
高级FPGA 教学实验平台实验指导书-逻辑设计
上传时间: 2013-08-22
上传用户:sunshie
深圳优龙公司PXA270的cpld的vhdl逻辑代码,
上传时间: 2013-08-26
上传用户:松毓336
可编程逻辑器件的开发与应用实验教学大纲\r\n本课程是高等院校电气、信息、通信类专业的一门技术基础课。通过本课程的学习,使学生获得数字系统设计和可编程逻辑器件方面的基本概念、基本知识和基本技能,培养他们对数字系统的分析与设计的能力,为后续课程的学习及今后的实际工作打下良好的基础。
上传时间: 2013-08-26
上传用户:shinesyh
可编程逻辑器件cpld与单片机双向通信的源程序
上传时间: 2013-08-28
上传用户:梧桐