基于Samsung2410平台的PCMCIA中的DMA测试程序和Wait程序,还有经编译后的CPLD参数。
上传时间: 2013-08-24
上传用户:黄华强
ACTEL A3P StartKit FPGA开发全套文挡(含测试源码)
上传时间: 2013-08-28
上传用户:litianchu
控制面板程序设计-在控制面板上加一个测试组件
上传时间: 2013-09-03
上传用户:cuibaigao
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。\r\n以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是50秒左右。tck的频率还可以加倍,但是不太稳定,而且速度的瓶颈已经不在tck这里,而在通讯上面了。\r\n
上传时间: 2013-09-04
上传用户:LANCE
此手册让读者以最快速度掌握protel工具帮你解决后顾之忧
上传时间: 2013-09-10
上传用户:zw380105939
该项目在Keil下工作和在PROTEUS测试成功。时钟是用微控制器和3個 2x7段LED 。
上传时间: 2013-09-25
上传用户:dave520l
DS18B20(已通过)测试,并且有Proteus仿真程序和C源代码,请新手们下载
上传时间: 2013-09-25
上传用户:CSUSheep
为了实现时序电路状态验证和故障检测,需要事先设计一个输入测试序列。基于二叉树节点和树枝的特性,建立时序电路状态二叉树,按照电路二叉树节点(状态)与树枝(输入)的层次逻辑关系,可以直观和便捷地设计出时序电路测试序列。用测试序列激励待测电路,可以验证电路是否具有全部预定状态,是否能够实现预定状态转换。
上传时间: 2013-10-19
上传用户:qitiand
本应用笔记将介绍ADI公司高速转换器部门用来评估高速ADC的特征测试和生产测试方法。本应用笔记仅供参考,不能替代产品数据手册
上传时间: 2014-12-23
上传用户:zhaiye
文章介绍了石英晶体振荡器的特点及性能参数,由于人工测量繁琐,且容易出错等不足,提出了一种智能测量方法。该方法利用计算机控制技术,实现自动测试石英晶体振荡器的性能参数,并打印测试结果,减少了强度,提高了检测效率。
上传时间: 2013-11-22
上传用户:yy541071797