虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

通用大纲

  • 单片机实验教程大纲

    单片机实验教程大纲前言┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅3第一章 伟福仿真系统的简介┅┅┅┅┅┅┅┅┅┅┅┅┅4第二章 仿真器硬件┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅7第三章 软件的安装┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅11第四章 快速入门┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅20第五章 WSC-51单片机实验开发系统实验指导(硬件部分)实验一、E6000/L伟福仿器认识、交叉汇编、通讯的使用及数据传送实验┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅31实验二、定时器/计数器实验┅┅┅┅┅┅┅┅┅┅┅┅┅┅37实验三、P1口输入、输出实验一┅┅┅┅┅┅┅┅┅┅┅┅50P1口输入、输出实验二 ┅┅┅┅┅┅┅┅┅┅┅┅57实验四、8255A可编程并行接口实验一┅┅┅┅┅┅┅┅┅┅638255A可编程并行接口实验二┅┅┅┅┅┅┅┅┅┅688255A可编程并行接口实验三┅┅┅┅┅┅┅┅┅75实验五、A/D转换实验┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅83实验六、 D /A转换实验┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅┅91

    标签: 单片机 实验教程

    上传时间: 2014-12-27

    上传用户:llwap

  • 基于单片机和SA4828通用变频器的设计

    本文介绍了一种智能型、高精度SPWM运动控制器SA4828芯片,并且给出了其与单片机AT89C52相结合设计的通用变频器软硬件方案,通过单片机AT89C52对SA4828初始化编程,可以方便设定变频器的基本参数。通过实验结果表明,由单片机和SA4828设计的变频器,电路简单,操作灵活,可靠性高。

    标签: 4828 SA 单片机 通用变频器

    上传时间: 2013-11-19

    上传用户:ZZJ886

  • 用单片机制作通用型电视遥控器

    用单片机制作通用型电视遥控器:本文介绍了一种用MCS-51系列单片机AT89C52代替专用遥控芯片的设计方案,通过软件模拟实现了电视机遥控编码的发射,并且达到“一器多用”。上世纪八十年代初,日本率先在电视产品中使用了红外遥控技术,目前已经在电视机上得到了广泛应用。电视遥控器使用的是专用集成发射芯片来实现遥控码的发射,如东芝TC9012,飞利浦SAA3010T等。这些芯片价格较贵,且相互之间采用的遥控编码格式互不兼容,所以各机型的遥控器通常只能针对各自的遥控对象而无法通用。本文在试验验证的基础上,介绍了如何利用低成本的MCS-51系列单片机来实现遥控码的模拟发射,并实现遥控器的通用化。遥控发射技术的基本原理通常彩电遥控信号的发射,就是将某个按键所对应的控制指令和系统码(由0和1组成的序列),调制在32~56KHz范围内的载波上,然后经放大、驱动红外发射管将信号发射出去。不同公司的遥控芯片,采用的遥控码格式也不一样。在此介绍较普遍的两种,一种是NEC标准,一种是PHILIPS 标准。

    标签: 用单片机 通用型电 遥控器

    上传时间: 2013-11-17

    上传用户:jiangfire

  • 通用单片机试验板原理图

    通用单片机试验板原理图

    标签: 用单片机 原理图 试验板

    上传时间: 2014-04-03

    上传用户:com1com2

  • 微型计算机课程设计论文—通用微机发声程序的汇编设计

    微型计算机课程设计论文—通用微机发声程序的汇编设计 本文讲述了在微型计算机中利用可编程时间间隔定时器的通用发声程序设计,重点讲述了程序的发声原理,节拍的产生,按节拍改变的动画程序原理,并以设计一个简单的乐曲评分程序为引子,分析程序设计的细节。关键字:微机 8253 通用发声程序 动画技术 直接写屏 1. 可编程时间间隔定时器8253在通用个人计算机中,有一个可编程时间间隔定时器8253,它能够根据程序提供的计数值和工作方式,产生各种形状和各种频率的计数/定时脉冲,提供给系统各个部件使用。本设计是利用计算机控制发声的原理,编写演奏乐曲的程序。    在8253/54定时器内部有3个独立工作的计数器:计数器0,计数器1和计数器2,每个计数器都分配有一个断口地址,分别为40H,41H和42H.8253/54内部还有一个公用的控制寄存器,端地址为43H.端口地址输入到8253/54的CS,AL,A0端,分别对3个计数器和控制器寻址.     对8353/54编程时,先要设定控制字,以选择计数器,确定工作方式和计数值的格式.每计数器由三个引脚与外部联系,见教材第320页图9-1.CLK为时钟输入端,GATE为门控信号输入端,OUT为计数/定时信号输入端.每个计数器中包含一个16位计数寄存器,这个计数器时以倒计数的方式计数的,也就是说,从计数初值逐次减1,直到减为0为止.     8253/54的三个计数器是分别编程的,在对任一个计数器编程时,必须首先讲控制字节写入控制寄存器.控制字的作用是告诉8253/54选择哪个计数器工作,要求输出什么样的脉冲波形.另外,对8253/54的初始化工作还包括,向选定的计数器输入一个计数初值,因为这个计数值可以是8为的,也可以是16为的,而8253/5的数据总线是8位的,所以要用两条输出指令来写入初值.下面给出8253/54初始化程序段的一个例子,将计数器2设定为方式3,(关于计数器的工作方式参阅教材第325—330页)计数初值为65536.    MOV   AL,10110110B ;选择计数器2,按方式3工作,计数值是二进制格式    OUT   43H,AL      ; j将控制字送入控制寄存器    MOV   AL,0        ;计数初值为0    OUT   42H,AL      ;将计数初值的低字节送入计数器2    OUT   42H,AL      ;将计数初值的高字节送入计数器2    在IBM PC中8253/54的三个时钟端CLK0,CLK1和CLK2的输入频率都是1.1931817MHZ. PC机上的大多数I/O都是由主板上的8255(或8255A)可编程序外围接口芯片(PPI)管理的.关于8255A的结构和工作原理及应用举例参阅教材第340—373页.教材第364页的”PC/XT机中的扬声器接口电路”一节介绍了扬声器的驱动原理,并给出了通用发声程序.本设计正是基于这个原理,通过编程,控制加到扬声器上的信号的频率,奏出乐曲的.2.发声程序的设计下面是能产生频率为f的通用发声程序:MOV      AL, 10110110B   ;8253控制字:通道2,先写低字节,后写高字节        ;方式3,二进制计数OUT      43H, AL                  ;写入控制字MOV      DX, 0012H               ;被除数高位MOV      AX, 35DEH              ;被除数低位 DIV      ID      ;求计数初值n,结果在AX中OUT      42H, AL     ;送出低8位MOV      AL, AHOUT      42H,AL     ;送出高8位IN      AL, 61H     ;读入8255A端口B的内容MOV      AH, AL                  ;保护B口的原状态OR  AL, 03H     ;使B口后两位置1,其余位保留OUT 61H,AL     ;接通扬声器,使它发声

    标签: 微型计算机 发声程序 论文 微机

    上传时间: 2013-10-17

    上传用户:sunjet

  • 基于DSP的嵌入式通用主动视觉系统

    根据通用主动视觉系统的设计要求,提出了基于DSP的嵌入式主动视觉系统的设计方案,并完成系统的软硬件设计。最终实现的系统具有俯仰和摇摆2个自由度、支持双CCD视觉传感器和双倾角传感器。该系统的硬件分别采用TMS320C6711和TMS320F2812实现了视频处理、运动控制、传感器信息采集及系统与PC机之间的通讯。实验结果表明该系统具有计算和接口资源丰富、操作灵活等特点,达到设计要求。

    标签: DSP 嵌入式 视觉系统

    上传时间: 2013-11-23

    上传用户:brain kung

  • 通用FPGA架构汇总

    通用FPGA架构汇总

    标签: FPGA 架构

    上传时间: 2013-11-21

    上传用户:baiom

  • 用VerilogHDL实现基于FPGA的通用分频器的设计

    用VerilogHDL实现基于FPGA的通用分频器的设计

    标签: VerilogHDL FPGA 分频器

    上传时间: 2013-10-28

    上传用户:xiaoxiang

  • 通用电力线通信模块uPLM2200

    uPLM2200 是一款小型高性能通用电力线通信模块,由电力线调制/解调、功率放大、藕合及滤波、电源、MCU 及协议固件等组成,可直接连接到220V 电力线上,通过其数据接口实现数据发送和接收。

    标签: uPLM 2200 电力线 通信模块

    上传时间: 2013-10-30

    上传用户:13215175592

  • 基于多DSP的高速通用并行处理系统研究与设计

     介绍了一种基于多DSP的并行处理系统设计与实现,以及其在分布式雷达组网航迹融合中的实际应用。重点介绍了该系统由1块系统主板和4块TS201处理板卡组成的原理和结构,即系统内主板与处理板卡的板级并行设计、单块板卡多DSP并行结构的设计、板级间,单块板卡内传输通道的设计。通过具体应用说明,该多DSP并行处理系统充分体现了航迹融合的实时、高速特性,作为硬件处理平台具备高速、通用的特点。

    标签: DSP 并行处理 系统研究

    上传时间: 2014-09-01

    上传用户:671145514