虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

运算电路

运算电路,电学术语,集成运放是一个已经装配好的高增益直接耦合放大器,加接反馈网络以后,就组成了运算电路
  • 加减法运算电路课程设计说明书

    可以很好地完成加减运算的课程设计

    标签: 加减法运算 电路 说明书

    上传时间: 2013-10-12

    上传用户:love1314

  • 集成电路运算放大器的线性应用

    集成电路运算放大器的线性应用基本运算电路对数和指数运算电路集成模拟乘法器有源滤波电路

    标签: 集成电路 运算放大器 线性应用

    上传时间: 2013-11-02

    上传用户:qitiand

  • multisim基本运放电路

    multisim基本运放电路的电路图,包括同相、反相、基本运算电路、滤波电路等的电路图

    标签: multisim 运放电路

    上传时间: 2022-02-05

    上传用户:

  • 数字集成电路:电路系统与设计(第二版).pdf

    《数字集成电路:电路、系统与设计(第二版) 》,电子工业出版社出版,外文书名: Digital Integrated Circuits:A Design Perspective,Second Edition,作者:简·M.拉贝艾 (Jan M.Rahaey) (作者), Anantha Chandrakasan (作者), Borivoje Nikolic (作者), 周润德 (译者), 等 (译者)。本书由美国加州大学伯克利分校Jan M. Rabaey教授等人所著。全书共12章,分为三部分: 基本单元、电路设计和系统设计。本书在对MOS器件和连线的特性做了简要的介绍之后,深入分析了数字设计的核心——反相器,并逐步将这些知识延伸到组合逻辑电路、时序逻辑电路、控制器、运算电路以及存储器这些复杂数字电路与系统的设计中。为了反映数字集成电路设计进入深亚微米领域后正在发生的深刻变化,本书以CMOS工艺的实际电路为例,讨论了深亚微米器件效应、电路最优化、互连线建模和优化、信号完整性、时序分析、时钟分配、高性能和低功耗设计、设计验证、芯片测试和可测性设计等主题,着重探讨了深亚微米数字集成电路设计所面临的挑战和启示。

    标签: 数字集成电路 电路系统

    上传时间: 2022-05-13

    上传用户:zhaiyawei

  • OHM数字电路入门+

    “OHM电子爱好者读物”系列共有6本,涉及电子电路、电子机械、电子控制、数字电路、机电一体化、电子技术等。本系列以初学者为对象,以实用技术为重点,利用丰富的插图,甚至建立模拟教室以对话的形式、通俗易懂地介绍相关内容。阅读本系列的读者最好边学习边实践,以使所学知识变成自己有用的技能。本书是“OHM电子爱好者读物”之一,共6章组成:数字电路的基础知识、数字集成电路、运算电路、脉冲电路、存储器电路、计数器电路等。书中采用老师和学生对话的方式讲解相关内容,如同在课堂里师生共同学习,提高读者的学习乐趣,并且每章末都附有实践部分和挑战题,检验读者的理解程度。本书适合作为职业技术类教材,亦可作为企业技术人员的初级培训用教材。

    标签: ohm 数字电路

    上传时间: 2022-06-24

    上传用户:kent

  • 全波精密整流电路

    当山>0时,必然使集成运放的输出uo<0,从而导致二极管D2导通,D1截止,电路实现反相比例运算,输出电压当u<0时,必然使集成运放的输出uo>0,从而导致二极管D1导通D2截止,R+中电流为零,因此输出电压uo=0。u和uo的波形如图(b)所小如果设二极管的导通电压为0.7V,集成运放的开环差模放大倍数为50万倍,那么为使二极管D1导通,集成运放的净输入电压0.7v=014×10-=145×10同理可估算出为使D2导通集成运放所需的净输入电压,也是同数量级。可见,只要输入电压u使集成运放的净输入电压产生非常微小的变化,就可以改变D1和D2工作状态,从而达到精密整流的目的在半波精密整流电路中,当u>0时,U=Ku(K>0),当u<0时,U=0若利用反相求和电路将-Ku与山负半周波形相加,就可实现全波整流。分析由A所组成的反相求和运算电路可知,输出电压当u>0时,U=2u,u∞=-(-2u+u)=u;当u<0时,uo=0、想想?)uc-u;所以故此图也称为绝对值电路。当输入电压为正弦波和三角波时,电路输出波形分别如图所示。

    标签: 精密整流电路

    上传时间: 2022-06-26

    上传用户:

  • TI公司运算放大器使用参考手册

    这是TI公司为运算放大器写有应用指导书,从基本的电路定理到运算电路、滤波电路设计再到运放相关电路PCB设计都有涉及。

    标签: 运算放大器

    上传时间: 2022-06-26

    上传用户:

  • 用于谐波及无功综合补偿的有源电力滤波器研究.rar

    目前,大多数实用的谐波抑制系统都使用已经很成熟的无源滤波技术,但无源滤波器存在诸如易受系统参数影响、只能消除特定次谐波缺点。所以有源电力滤波器因其动态补偿谐波的优越性能已成为一项热门的研究课题。但是我国的有源电力滤波器技术目前还没有进入实用阶段,多数只是进行理论上的探讨研究。   本文的研究目的就是探讨一种新的控制算法,设计一套实用的有源电力滤波器系统以补偿谐波及无功功率。   本文的主要内容如下:   1.介绍了目前常用的几种典型的有源电力滤波器系统结构、基本原理及其主要工作特点。   2.在第三章分析了谐波及无功电流的检测即有源电力滤波器中指令电流运算电路部分。有源电力滤波器利用瞬时无功功率理论来检测谐波和无功电流会使补偿电流产生误差。本文设计的并联型有源电力滤波器采用一种新的控制算法来综合补偿非线性负载产生的谐波和无功功率。该方法可有效的区分用户对于电压、电流波形畸变的责任,并对其做出相应的奖惩措施。电源电流经过本文设计的有源电力滤波器补偿后,其波形与公共连接点的电压保持一致,根据这一特征,我们就可以区分公共连接点处供电部门和用户的责任。由于电源电流和电压波形保持同步变化,所以负载产生的无功功率完全得到了补偿。为了减少离散傅立叶变换带来的时间延迟,提高有源电力滤波器的动态响应速度,采用了同步旋转坐标系对谐波电压提前一个采样周期进行预测。   3.本文提出的有源电力滤波器控制算法非常简单,用具有高速运算性能和强大控制功能的数字信号处理器(DSP)实现十分容易。   4.对三相电路和单相电路根据实际运行可能出现的情况进行了大量的仿真研究,仿真结果也验证了本文提出的有源电力滤波器的控制算法是有效可行的。   有关谐波源的研究是谐波问题的基础,而谐波的补偿和抑制是谐波问题研究的核心问题,因此本文的研究工作对于电力系统谐波的分析治理具有重要的理论和现实意义。

    标签: 谐波 补偿 有源电力滤波器

    上传时间: 2013-07-23

    上传用户:zl123!@#

  • 基于FPGA的变频调速控制系统设计与实现.rar

    如今电力电子电路的控制旨在实现高频开关的计算机控制,并向着更高频率、更低损耗和全数字化的方向发展。现场可编程门阵列器件(Field Programmable Gate Arrays)是近年来崭露头角的一类新型集成电路,它具有简洁、经济、高速度、低功耗等优势,又具有全集成化、适用性强,便于开发和维护(升级)等显著优点。与单片机和DSP相比,FPGA的频率更高、速度更快,这些特点顺应了电力电子电路的日趋高频化和复杂化发展的需要。因此,在越来越多的领域中FPGA得到了日益广泛的发展和应用。 本文提出了一种采用现场可编程门阵列(FPGA)器件实现数字化变频调速控制系统的设计方案。该系统能产生三相六路正弦脉宽调制(SPWM)波形;调制频率范围为0~4KHZ,分7级控制;16位的速度控制分辨率;载波频率分8级控制,最高可达24KHZ;系统接口兼容Intel系列和Motorola系列单片机;该系统控制简单、精确,易修改,可现场编程;同时具有脉冲延时小、最小脉冲删除、过压和过流保护功能等特点,可应用于PWM变频调速系统的全数字化控制。文中对方案的实现进行了详细的论述,主要包括系统设计的理论分析,系统结构设计及在FPGA硬件上的实现,最终验证了该控制系统的可行性和有效性。 数字化设计是本系统的特点,系统最终生成的三相SPWM脉冲是基于三相正弦调制波和三角载波比较得到的。设计时,充分结合FPGA器件的结构特点,利用一种改进结构的数字控制振荡器(NCO)来产生正弦波样本,在一定程度上解决了传统NCO产生正弦波的精度和频率相互制约的问题;把分时复用数字通信原理结合到系统的设计中,设计出分时运算电路,使得系统在同步时钟下,生成三相正弦调制波而不影响系统的速度,同三角载波逻辑比较后,最终得到三相SPWM脉冲序列。

    标签: FPGA 变频调速控制 系统设计

    上传时间: 2013-07-05

    上传用户:duoshen1989

  • 基于FPGA的RSA加密芯片设计与实现

    本文对基于脉动阵列结构的RSA公钥密码协处理器进行了深入的研究,通过对Montgomery模乘思想的深入分析,确定了免减基2算法作为模乘运算实现算法,同时系统的研究了脉动阵列结构这一专用处理器设计模型,结合器件特性设计出一种适于在FPGA上实现的模乘运算电路结构,通过引入流水线技术,实现了两次模乘运算并行处理。在此基础上,引入可变参数的设计理念,完成了可变参数模幂运算电路的设计与实现工作,有效的提高了算法硬件实现的灵活性。

    标签: FPGA RSA 加密 芯片设计

    上传时间: 2013-07-16

    上传用户:playboys0