固高GT400-SG-PCI控制器与台达伺服位置控制方式接线图
标签: GT400-SG-PCI控制器 伺服
上传时间: 2022-07-17
上传用户:
本文对各类开关电源的工作原理作一阐述。 传统的线性稳压电源虽然电路结构简单、工作可靠,但它存在着效率低(只有40% -50%)、体积大、铜铁消耗量大,工作温度高及调整范围小等缺点。为了提高效率,人们研制出了开关式稳压电源,它的效率可达85% 以上,稳压范围宽,除此之外,还具有稳压精度高、不使用电源变压器等特点,是一种较理想的稳压电源。
上传时间: 2013-04-24
上传用户:mdrd3081
LED肯定是需要恒流方式点亮,还是有些使用恒压方式设计,主要原因:一是,恒流方式限制达不到某些客户要求,迫于无赖!二是,电源IC厂家为了自己利益,会有些偏离实际的宣传。恒压方式是暂时的过度,很快会被成熟的恒流技术取代
上传时间: 2013-06-23
上传用户:WsyzxxnSej
DSP技术的迅速发展,为研制这种计量装置提供了有力的技术支持.本装置就是通过采样电路采集到电网的电压和电流等数据,利用DSP快速处理数据的能力,对电压和电流采样数据进行FFT变换,得到各次谐波电压和电流的值,再根据谐波功率和电能计算方法,计算出各次谐波的电能.本装置硬件和软件都采用模块化设计.硬件分为四个部分,前置电路、采样电路、DSP电路和显示电路;软件也分四部分,分为主程序、采样子程序、FFT子程序和功率电能计算子程序.经过实验测试和误差仿真修正,本装置能准确地计量电网中各次谐波电能,其计量精度可达0.2级.若再做进一步的完善,本装置完全可做到实用化,具有广泛的应用前景.
上传时间: 2013-04-24
上传用户:东大小布
论文针对两轮电动车辆(EV)用稀土永磁(REPM)无刷同步电动机(SM),分别进行了正弦波和方波两种工作方式下的控制技术研究。论文在全面分析正弦波和方波无刷电机工作原理、调速控制方法及其性能特点的基础上,分别对36VDC电动自行车和96VDC电动摩托车用稀土永磁无刷同步电动机进行了正弦波、方波驱动系统的构建和控制电路设计。 论文采用高集成度智能专用芯片与廉价的EEPROM配合作为核心控制单元,生成稳定的SPWM脉冲信号,构成36VDC正弦波驱动系统,其外围电路简单紧凑,克服了传统SPWM信号产生方法中微处理机程序容易“跑飞”和模拟系统复杂的缺陷。同时,采用专用PWM调制芯片和硬件逻辑器件构成96VDC方波驱动系统,采用宽范围输入电压的开关电源实现系统的控制供电,将直流电机系统常用的电流截止负反馈电路引入无刷电机驱动系统中,提高了大功率方波驱动系统的可靠性,其原理样机性能稳定,负载电流可达30A。 两种系统测试结果分析对比表明:相同结构的稀土永磁无刷同步电动机,采用正弦波或方波驱动控制各有利弊。正弦波驱动采用变频调速,电机运行平稳,利用弱磁调速,还可实现超高速恒功率运行,但易于失步;而方波驱动采用PWM调压调速,电机则具有良好的控制特性,机械特性较硬,起动转矩大,车辆提速快,适于爬坡,但转矩脉动较大。 综上所述,采用方波驱动更适合于两轮电动车辆的运行特点,论文介绍的方波驱动系统在电动车辆应用领域有着较好的发展前景。
上传时间: 2013-04-24
上传用户:yangbo69
电子式互感器与传统电磁式互感器相比,在带宽、绝缘和成本等方面具有优势,因而代表了高电压等级电力系统中电流和电压测量的一种极具吸引力的发展方向。随着信息技术的发展和电力市场中竞争机制的形成,电子式互感器成为人们研究的热点;越来越多的新技术被引入到电子式互感器设计中,以提高其工作可靠性,降低运行总成本,减小对生态环境的压力。本文围绕电子式互感器实用化中的关键技术而展开理论与实验研究,具体包括新型传感器、双传感器的数据融合算法、数字接口、组合式电源、低功耗技术和自监测功能的实现等。 目前电子式电流互感器(ECT)大多数采用单传感器开环结构,对每个环节的精度和可靠性的要求都很高,严重制约了ECT整体性能的提高,影响其实用化。本文介绍了新型传感器~铁心线圈式低功率电流传感器(LPET)和印刷电路板(PCB)空心线圈及其数字积分器,在此基础上设计了一种基于LPCT和PCB空心线圈的组合结构的新型电流传感器。该结构具有并联的特点,结合了这两种互感器的优点,采用数据融合算法来处理两路信号,实现高精度测量和提高系统可靠性,并探索出辨别LPET饱和的新方法。试验和仿真结果表明,这种新型电流传感器可以覆盖较大的电流测量范围,达到IEC 60044-8标准中关于测量(幅值误差)、保护(复合误差)和暂态响应(峰值)的准确度要求,能够作为多用途电流传感器使用。 在电子式电压互感器方面,基于精密电阻分压器的新型传感器在原理、结构和输出信号等方面与传统的电压互感器有很大不同,本文设计了一种可替代10kV电磁式电压互感器的精密电阻分压器。通过试验研究与计算分析,得出其性能主要受电阻特性和杂散电容的影响,并给出了减小其误差的方法。测试结果表明,设计的10kV精密电阻分压器的准确度满足IEC 60044-7标准要求,可达0.2级。 电子式互感器的关键技术之一是内部的数字化以及其标准化接口,本文以10kV组合型电子式互感器为对象设计了一种实用化的数字系统。以精密电阻分压器作为电压传感器,电流传感器则采用基于数据融合算法的LPCT和PCB空心线圈的组合结构。本文首先解决了互感器间的同步与传感器间的内部同步问题,进而依照IEC61850-9-1标准,实现了组合型电子式互感器的100M以太网接口。 电子式电流互感器在高电压等级的应用研究中,ECT高压侧的电源问题是关键技术之一。论文首先分析了两种电源方案:取电CT电源和激光电源。取电CT电源通过一个特制的电流互感器(取电CT),直接从高压侧母线电流中获取电能。在取电CT和整流桥之间设计一个串联电感,大大降低了施加在整流桥上的的感应电压并限制了取电CT的输出电流,起到了稳定电压和保护后续电路的作用。激光电源方案以先进的光电转换器、半导体激光二极管和光纤为基础,单独一根上行光纤同时完成供能和控制信号的传输,在不影响光供能稳定性的情况下,数据通信完成在短暂的供能间隔中。在高电位端控制信号通过在能量变换电路中增加一个比较器电路被提取出来。本文还提出了一种将两种供能方式结合使用的组合电源,并设计了这两种电源之间的切换方法,解决了取电CT电源的死区问题,延长了激光器的使用寿命。作为综合应用实例,设计并完成了以LPCT为传感器、由组合电源供能、采用低功耗技术的高压电子式电流互感器。互感器高压侧的一次转换器能够提供两路传感器数据通道,并且具有温度补偿和采集通道的自校正功能,在更宽温度、更大电流范围内保证了极高的测量精度:互感器低电位端的二次转换器具有数字和模拟接口,可以接收数据并发送命令来控制一次转换器,包括同步和校正命令在内的数据信号可以通过同一根供能光纤传送到一次转换器。该互感器具有在线监测功能,这种预防性维护和自检测功能够提示维护或提出警告,提高了可靠性。系统测试表明:具有低功耗光纤发射驱动电路的一次转换器平均功耗在40mw以下:上行光纤中通信波特率可以达到200kb/s,下行光纤中更是高达2Mb/s;系统准确度同时满足IEC6044-8标准对0.2S级测量和5TPE级保护电子式互感器的要求。
上传时间: 2013-06-09
上传用户:handless
我用此表计算变压器.表上的数据是我一个设计,效率达85%.我希望大家共同探讨它,完善它.
上传时间: 2013-07-15
上传用户:dba1592201
卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积码不同,因此设计可重配置的Viterbi译码器,使其能够满足多种通信系统的应用需求,具有很重要的现实意义。 本文设计了基于FPGA的高速Viterbi译码器。在对Viterbi译码算法深入研究的基础上,重点研究了Viterbi译码器核心组成模块的电路实现算法。本设计中分支度量计算模块采用只计算可能的分支度量值的方法,节省了资源;加比选模块使用全并行结构保证处理速度;幸存路径管理模块使用3指针偶算法的流水线结构,大大提高了译码速度。在Xilinx ISE8.2i环境下,用VHDL硬件描述语言编写程序,实现(2,1,7)卷积码的Viterbi译码器。在(2,1,7)卷积码译码器基础上,扩展了Viterbi译码器的通用性,使其能够对不同的卷积码译码。译码器根据不同的工作模式,可以对(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四种广泛运用的卷积码译码,并且可以修改译码深度等改变译码器性能的参数。 本文用Simulink搭建编译码系统的通信链路,生成测试Viterbi译码器所需的软判决输入。使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。在FPGA和DSP组成的硬件平台上进一步测试译码器,译码器运行稳定可靠。最后,使用Simulink产生的数据对本文设计的Viterbi译码器的译码性能进行了分析,仿真结果表明,在同等条件下,本文设计的Viterbi译码器与Simulink中的Viterbi译码器模块的译码性能相当。
上传时间: 2013-06-24
上传用户:myworkpost
SATA接口是新一代的硬盘串行接口标准,和以往的并行硬盘接口比较它具有支持热插拔、传输速率快、执行效率高的明显优势。SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。另外,SATA2.0还具有支持NCQ(本地命令队列)、端口复用器、交错启动等一系列技术特征。正是由于以上的种种技术优点,SATA硬盘业已被广泛的使用于各种企业级和个人用户。 硬盘作为主要的信息载体之一,其信息安全问题尤其引起人们的关注。由于在加密时需要实时处理大量的数据,所以对硬盘数据的加密主要使用带有密钥的硬件加密的方式。因此将硬盘加密和SATA接口结合起来进行设计和研究,完成基于SATA2.0接口的加解密芯片系统设计具有重要的使用价值和研究价值。 本论文首先介绍了SATA2.0的总线协议,其协议体系结构包括物理层、链路层、传输层和命令层,并对系统设计中各个层次中涉及的关键问题进行了阐述。其次,本论文对ATA协议和命令进行了详细的解释和分析,并针对设计中涉及的命令和对其做出的修改进行了说明。接着,本论文对SATA2.0加解密控制芯片的系统设计进行了讲解,包括硬件平台搭建和器件选型、模块和功能划分、系统工作原理等,剖析了系统设计中的难点问题并给出解决问题的方法。然后,对系统数据通路的各个模块的设计和实现进行详尽的阐述,并给出各个模块的验证结果。最后,本文简要的介绍了验证平台搭建和测试环境、测试方法等问题,并分析测试结果。 本SATA2.0硬盘加解密接口电路在Xilinx公司的Virtex5 XC5VLX50T FPGA上进行测试,目前工作正常,性能良好,已经达到项目性能指标要求。本论文在SATA加解密控制芯片设计与实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。
上传时间: 2013-04-24
上传用户:JIUSHICHEN
MP3音乐是目前最为流行的音乐格式,因其音质、复杂度与压缩比的完美折中,占据着广阔的市场,不仅在互联网上广为流传,而且在便携式设备领域深受人们喜爱。本文以MPEG-1的MP3音频解码器为研究对象,在实时性、面积等约束条件下,研究MP3解码电路的设计方法,实现FPGA原型芯片,研究MP3原型芯片的验证方法。 论文的主要贡献如下: (1)使用算法融合方法合并MP3解码过程的相关步骤,以减少缓冲区存储单元的容量和访存次数。如把重排序步骤融合到反量化模块,可以减少一半的读写RAM操作;把IMDCT模块内部的三个算法步骤融合在一起进行设计,可以省去存储中间计算结果的缓存区单元。 (2)反量化、立体声处理等模块中,采用流水线设计技术,设置寄存器把较长的组合逻辑路径隔开,提高了电路的性能和可靠性;使用连续访问公共缓存技术,合理规划各计算子模块的工作时序,将数据计算的时间隐藏在访存过程中;充分利用频率线的零值区特性,有效地减少数据计算量,加快了数据处理的速度。 (3)设计了MP3硬件解码器的FPGA原型芯片。采用Verilog HDL硬件描述语言设计RTL级电路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA开发板为平台,实现MP3解码器的FPGA原型芯片。MP3硬件解码器在Stratix II EP2S180器件内的资源利用率约为5%,其中组合逻辑查找表ALUT为7189个,寄存器共有4024个,系统频率可达69.6MHz,充分满足了MP3解码过程的实时性要求。实验结果表明,MP3音频解码FPGA原型芯片可正常播放声音,解码音质良好。
上传时间: 2013-07-01
上传用户:xymbian