CAN-bus规范(Version 2.0)·CAN2.0A:CAN标准报文格式·CAN2.0B:CAN标准报文格式和扩展报文格式CAN-bus国际标准ISO 11898注意:·CAN-bus底层协议只定义物理层、数据键堵层。·CAN2.0规范、国际标准ISO11898是设计CAN应用系统的基本依据。线性拓扑·ISO11898定义了一个单线结构的拓扑采用主干线和支线的连接方式主干线的两个终端都端接一个终端电阻节点通过没有端接的支线连接到总线总线最大线路长度基本取决于以下物理条件。连接的总线节点、CAN控制器、收发器等元件的循环延迟以及总线的线路延迟;·由于节点间相关的振荡器容差而造成位定时额度的不同;。总线电缆的串联阻抗、总线节点的输入阻抗而使信号幅值下降。
上传时间: 2022-07-21
上传用户:trh505
1.主要功能与原理:如上图所示,上图是雷达感应开关模块的感应板的电路原理图,由集电极外PCB两层铜箔间的电容、三极管内阻、寄生电容等构成RC震荡电路,该震荡电路震荡产生高频信号,经过三极管放大,再经过围绕PCB三边的天线发射出去。发射的2.4-3.2GHz的微波信号如果遇到移动物体,则反射波相对发射波就会有相位变化,回型天线接收到反射信号,反射波与发射信号的相位移频就会以3-20MHz左右的低频输出(P4),该信号再由后级运放放大,驱动继电器,从而由继电器控制灯光。另外,中间也可以加上光敏二极管检测昼夜光线,作为夜间条件下控制输出的前提条件。2.发射频率:RC振荡电路的频率f=1/2xRC公式中的R是原理图中三极管的输入阻抗,C是PCB上三极管集电极基极引线正反面铜箔之间的电容以及三极管寄生电容组成的总电容。该电容量公式为C=eS/d,式中为介质(在这里就是指的PCB板材的介电常数),S为PCB极板面积,d为极板间距也就是PCB厚度。3.接收:通过回型天线接收反射回来的雷达波,如果发射与接收波之间有相位移频,则输出低频信号P4。
上传时间: 2022-07-23
上传用户:
本程序是用节点导纳矩阵计算三相短路电流 输入数据--形成节点阻抗矩阵--选择故障点---计算短路电流----计算个节点电压---计算指定支路的电流
上传时间: 2015-06-13
上传用户:851197153
该程序用于计算n根平行导线间的串扰,程序结构及说明见程序内。源可以是单频的或脉冲的(这里给出的是频域的)。频率、波形、线长、电源及负载阻抗均可在用MATLAB编写的语句中方便地修改。但必须输入导线系统每单位长度的电感、电容矩阵。
上传时间: 2014-01-21
上传用户:亚亚娟娟123
Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据、地址和控制线是否需加串阻。下面,我们以数据线D0仿真为例看是否需要加串阻。模型建立首先需要在元件公司网站下载各器件IBIS模型。然后打开Hyperlynx,新建LineSim File(线路仿真—主要用于PCB前仿真验证)新建好的线路仿真文件里可以看到一些虚线勾出的传输线、芯片脚、始端串阻和上下拉终端匹配电阻等。下面,我们开始导入主芯片DSP的数据线D0脚模型。左键点芯片管脚处的标志,出现未知管脚,然后再按下图的红线所示线路选取芯片IBIS模型中的对应管脚。 3http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友点OK后退到“ASSIGN Models”界面。选管脚为“Output”类型。这样,一样管脚的配置就完成了。同样将DRAM的数据线对应管脚和3245的对应管脚IBIS模型加上(DSP输出,3245高阻,DRAM输入)。下面我们开始建立传输线模型。左键点DSP芯片脚相连的传输线,增添传输线,然后右键编辑属性。因为我们使用四层板,在表层走线,所以要选用“Microstrip”,然后点“Value”进行属性编辑。这里,我们要编辑一些PCB的属性,布线长度、宽度和层间距等,属性编辑界面如下:再将其它传输线也添加上。这就是没有加阻抗匹配的仿真模型(PCB最远直线间距1.4inch,对线长为1.7inch)。现在模型就建立好了。仿真及分析下面我们就要为各点加示波器探头了,按照下图红线所示路径为各测试点增加探头:为发现更多的信息,我们使用眼图观察。因为时钟是133M,数据单沿采样,数据翻转最高频率为66.7M,对应位宽为7.58ns。所以设置参数如下:之后按照芯片手册制作眼图模板。因为我们最关心的是接收端(DRAM)信号,所以模板也按照DRAM芯片HY57V283220手册的输入需求设计。芯片手册中要求输入高电平VIH高于2.0V,输入低电平VIL低于0.8V。DRAM芯片的一个NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信号(不长于3ns):按下边红线路径配置眼图模板:低8位数据线没有串阻可以满足设计要求,而其他的56位都是一对一,经过仿真没有串阻也能通过。于是数据线不加串阻可以满足设计要求,但有一点需注意,就是写数据时因为存在回冲,DRAM接收高电平在位中间会回冲到2V。因此会导致电平判决裕量较小,抗干扰能力差一些,如果调试过程中发现写RAM会出错,还需要改版加串阻。
上传时间: 2013-11-05
上传用户:dudu121
Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据、地址和控制线是否需加串阻。下面,我们以数据线D0仿真为例看是否需要加串阻。模型建立首先需要在元件公司网站下载各器件IBIS模型。然后打开Hyperlynx,新建LineSim File(线路仿真—主要用于PCB前仿真验证)新建好的线路仿真文件里可以看到一些虚线勾出的传输线、芯片脚、始端串阻和上下拉终端匹配电阻等。下面,我们开始导入主芯片DSP的数据线D0脚模型。左键点芯片管脚处的标志,出现未知管脚,然后再按下图的红线所示线路选取芯片IBIS模型中的对应管脚。 3http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友点OK后退到“ASSIGN Models”界面。选管脚为“Output”类型。这样,一样管脚的配置就完成了。同样将DRAM的数据线对应管脚和3245的对应管脚IBIS模型加上(DSP输出,3245高阻,DRAM输入)。下面我们开始建立传输线模型。左键点DSP芯片脚相连的传输线,增添传输线,然后右键编辑属性。因为我们使用四层板,在表层走线,所以要选用“Microstrip”,然后点“Value”进行属性编辑。这里,我们要编辑一些PCB的属性,布线长度、宽度和层间距等,属性编辑界面如下:再将其它传输线也添加上。这就是没有加阻抗匹配的仿真模型(PCB最远直线间距1.4inch,对线长为1.7inch)。现在模型就建立好了。仿真及分析下面我们就要为各点加示波器探头了,按照下图红线所示路径为各测试点增加探头:为发现更多的信息,我们使用眼图观察。因为时钟是133M,数据单沿采样,数据翻转最高频率为66.7M,对应位宽为7.58ns。所以设置参数如下:之后按照芯片手册制作眼图模板。因为我们最关心的是接收端(DRAM)信号,所以模板也按照DRAM芯片HY57V283220手册的输入需求设计。芯片手册中要求输入高电平VIH高于2.0V,输入低电平VIL低于0.8V。DRAM芯片的一个NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信号(不长于3ns):按下边红线路径配置眼图模板:低8位数据线没有串阻可以满足设计要求,而其他的56位都是一对一,经过仿真没有串阻也能通过。于是数据线不加串阻可以满足设计要求,但有一点需注意,就是写数据时因为存在回冲,DRAM接收高电平在位中间会回冲到2V。因此会导致电平判决裕量较小,抗干扰能力差一些,如果调试过程中发现写RAM会出错,还需要改版加串阻。
上传时间: 2013-12-17
上传用户:debuchangshi
设计阻抗匹配非常好的软件,可以通过输入源阻抗和负载阻抗达到所需电路
上传时间: 2014-11-16
上传用户:gundamwzc
找了很久才找到的。现上传上来共享。 M74HC595 是一个八位串行输入,平行输出的位移缓存器;平行输出为三态输出。在SCK 的上升缘,串行数据由SDI输入到内部的八位位移缓存器,并由Q7’输出。 而平行输出,则是在LCK 的上升缘,将在八位位移缓存器的数据存入到八位平行输出缓存器。当OE 的控制讯号为低致能时, 平行输出端的输出值,等于平行输出缓存器所储存的质。而当OE 的控制讯号为高电位,也就是输出关闭时,平行输出端会维持在高阻抗状态。. M74HC595 保持了和一般74HC595 功能上以及脚位上的兼容性之外,并针对一些特性予以强化。这些强化的特性,使得M74HC595 非常适合用于像是LED 数组指示器、LED 讯号显示矩阵等需要较大的灌电流应用。每个通道可接受的灌电流都被加大了,使得M74HC595 可以支持更大的LED 电流。而增大的接地电流,可支持数个平行输入通道的同时打开,并灌大电流。比起传统的74HC595,平行输出端同时有较大灌电流时,可靠度增强了四倍以上。
上传时间: 2014-11-23
上传用户:heart520beat
串并联阻抗等效互换与回路抽头时的阻抗变换.pptLC串、并联谐振回路在工作时,往往需要良好的阻抗匹配、选频作用,因此必须考虑串、并联阻抗的等效互换及输出、输入间的阻抗变换问题。串、并联阻抗的等效互换可通过等效性总结其规律,输出、输入间的阻抗变换可以通过对L或C元件的抽头实现,本节将讨论这些问题并总结其规律。
标签: 阻抗
上传时间: 2022-02-18
上传用户:
阻抗测量手册第2版
标签: 阻抗测量
上传时间: 2013-04-15
上传用户:eeworm