虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

输入输出电路

  • MATLAB仿真软件进行图像的输入 输出和格式变换简介

    该文档为MATLAB仿真软件进行图像的输入、输出和格式变换讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: matlab

    上传时间: 2021-11-20

    上传用户:默默

  • STM32C8T6+韦根输入输出

    MCU : STM32C8T61、韦根输入(WG26,WG34,WG66)1)、硬件上WG0 WG1相或作为触发MCU外部中断,即每个BIT数据来都会触发中断22)、中断触发后读取WG1上的电平信息(0或1)--》取反,就是对应的BIT数据3)、韦根输入数据完成判断,5ms内中断未触发(未兼容不同韦根格式输入) 2、韦根输出直接使用IO模拟WG输出电平信号 3、STM32CubeMX建立工程

    标签: stm32 MCU

    上传时间: 2022-07-08

    上传用户:d1997wayne

  • 光模块电路系统的研究

    近年来,随着通信技术的迅猛发展,光纤通信己成为当今信息社会不可或缺的通信系统。光电子器件以及光模块是光通信系统中将电信号转换成光信号或将光信号转换成电信号的关键部件,是光传输系统的心脏。本课题研究从有源光器件的工作特性入手,描述了光收发合一模块的工作原理、器件结构、耦合封装、高速数字信号布线以及各种光模块的现状和发展。分析了半导体激光驱动器的输入输出结构及其高速调制特性,并对光模块中高速电路传输线理论进行了详细的分析。本文在理论上对光有源器件的特性、光模块以及光收发器的工艺问题作了深入的探讨。对传输线理论作了深入的研究,并将其应用于高速电路的布线上。所研究的光模块具有性价比高、实用性强、接口标准实用面宽的特点,并且构成了系列产品,能广泛应用于不同的场合。

    标签: 光模块 电路系统

    上传时间: 2022-07-09

    上传用户:

  • 电子元器件抗ESD技术讲义.rar

    电子元器件抗ESD技术讲义:引 言 4 第1 章 电子元器件抗ESD损伤的基础知识 5 1.1 静电和静电放电的定义和特点 5 1.2 对静电认识的发展历史 6 1.3 静电的产生 6 1.3.1 摩擦产生静电 7 1.3.2 感应产生静电 8 1.3.3 静电荷 8 1.3.4 静电势 8 1.3.5 影响静电产生和大小的因素 9 1.4 静电的来源 10 1.4.1 人体静电 10 1.4.2 仪器和设备的静电 11 1.4.3 器件本身的静电 11 1.4.4 其它静电来源 12 1.5 静电放电的三种模式 12 1.5.1 带电人体的放电模式(HBM) 12 1.5.2 带电机器的放电模式(MM) 13 1.5.3 充电器件的放电模型 13 1.6 静电放电失效 15 1.6.1 失效模式 15 1.6.2 失效机理 15 第2章 制造过程的防静电损伤技术 2.1 静电防护的作用和意义 2.1.1 多数电子元器件是静电敏感器件 2.1.2 静电对电子行业造成的损失很大 2.1.3 国内外企业的状况 2.2 静电对电子产品的损害 2.2.1 静电损害的形式 2.2.2 静电损害的特点 2.2.3 可能产生静电损害的制造过程 2.3 静电防护的目的和总的原则 2.3.1 目的和原则 2.3.2 基本思路和技术途径 2.4 静电防护材料 2.4.1 与静电防护材料有关的基本概念 2.4.2 静电防护材料的主要参数 2.5 静电防护器材 2.5.1 防静电材料的制品 2.5.2 静电消除器(消电器、电中和器或离子平衡器) 2.6 静电防护的具体措施 2.6.1 建立静电安全工作区 2.6.2 包装、运送和存储工程的防静电措施 2.6.3 静电检测 2.6.4 静电防护的管理工作 第3章 抗静电检测及分析技术 3.1 抗静电检测的作用和意义 3.2 静电放电的标准波形 3.3 抗ESD检测标准 3.3.1 电子元器件静电放电灵敏度(ESDS)检测及分类的常用标准 3.3.2 标准试验方法的主要内容(以MIL-STD-883E 方法3015.7为例) 3.4 实际ESD检测的结果统计及分析 3.4.1 试验条件 3.4.2 ESD评价试验结果分析 3.5 关于ESD检测中经常遇到的一些问题 3.6 ESD损伤的失效定位分析技术 3.6.1 端口I-V特性检测 3.6.2 光学显微观察 3.6.3 扫描电镜分析 3.6.4 液晶分析 3.6.5 光辐射显微分析技术 3.6.6 分层剥离技术 3.6.7 小结 3.7 ESD和EOS的判别方法讨论 3.7.1 概念 3.7.2 ESD和EOS对器件损伤的分析判别方法 第4 章 电子元器件抗ESD设计技术 4.1 元器件抗ESD设计基础 4.1.1抗ESD过电流热失效设计基础 4.1.2抗场感应ESD失效设计基础 4.2元器件基本抗ESD保护电路 4.2.1基本抗静电保护电路 4.2.2对抗静电保护电路的基本要求 4.2.3 混合电路抗静电保护电路的考虑 4.2.4防静电保护元器件 4.3 CMOS电路ESD失效模式和机理 4.4 CMOS电路ESD可靠性设计策略 4.4.1 设计保护电路转移ESD大电流。 4.4.2 使输入/输出晶体管自身的ESD阈值达到最大。 4.5 CMOS电路基本ESD保护电路的设计 4.5.1 基本ESD保护电路单元 4.5.2 CMOS电路基本ESD保护电路 4.5.3 ESD设计的辅助工具-TLP测试 4.5.4 CMOS电路ESD保护设计方法 4.5.5 CMOS电路ESD保护电路示例 4.6 工艺控制和管理

    标签: ESD 电子元器件 讲义

    上传时间: 2013-07-13

    上传用户:2404

  • 基于ANN的无刷直流电机无位置传感器控制及转矩波动研究.rar

    该文研究了无刷直流电机的无位置传感器控制理论、转矩波动抑制方法、数字仿真算法和DSP控制技术.首先,该文介绍了无刷直流电机无位置传感器控制原理,比较了目前几种常用的无位置传感器控制方法,提出了基于径向基函数(RBF)神经网络的无位置传感器控制方法.通过离散化位置信号的映射方程,得到网络的基本输入输出,网络的输出通过逻辑处理,处理后的结果作为电机控制信号,同时也作为网络的训练教师.采用在线学习和离线学习两种方式训练网络,并详细介绍了两种方式的算法;其次,该文概述了无刷直流电机转矩波动的产生原因,重点分析了换相转矩波动产生的原理,提出了基于误差反传(BP)神经网络的转矩波动抑制新方法.采用两个结构相同三层网络,建立了电压自校正调节器,对电机端电压进行瞬时调节,保持电路中电流幅值不变,实现了转矩波动的自适应调节.另外,该文推导了较全面的电机数学模型,重点研究了无刷直流电机仿真中的几个关键技术,包括气隙磁场的建立、位置信号的模拟、中心点电压的计算、二极管续流状态的实现以及PWM电流控制的仿真.采用面向对象程序设计(OOP)方法,设计了多功能的仿真软件SIMOT.最后该文介绍了数字信号处理器(DSP)TMS320LF2407的结构和性能,给出了PWM控制和A/D转换的算法,采用反电势法原理实现了无位置传感器控制,并给出了相关的实验结果.

    标签: ANN 无刷直流电机 无位置传感器

    上传时间: 2013-07-14

    上传用户:klds

  • 基于MPPT技术的光伏路灯控制系统的研究.rar

    在太阳能路灯控制系统中,引入最大功率跟踪技术(简称为MPPT),不仅降低了成本,还提高了太阳能路灯的可靠性。太阳能路灯的控制系统采用C8051F330D作为核心器件。其主电路为Buck电路,采用MPPT技术,增强了太阳能光伏电池的转换效率。本论文着重对太阳能路灯控制系统的硬件电路设计,并设置MPPT技术电路的主要器件的参数,对整个路灯控制系统的设计流程进行了分析。 论文综述了太阳能光伏发电及控制技术以及我国在路灯照明应用方面的发展情况。对太阳能光伏电池的输入-输出特性,在不同外界环境的太阳能电池板的输出状况进行了分析对比,结合整个系统的工作能力,对负载选用依据及所选负载参数、蓄电池充放电控制原理进行分析。对采用MPPT技术的小功率光伏发电路灯控制系统做了较为详细的介绍,主要包括MPPT的硬件电路原理及电路中各元器件的参数的选定,以及控制系统中防反接保护、过流保护、信号采集、CPU控制、功率管驱动电路及电源电路等电路设计,还有其它器件的选定和控制器的散热等。也对整个系统的软件设计予以阐述,从CPU的性能、开发工具、主控制程序、MPPT技术控制程序、滤波、稳压、定时、蓄电池充放电控制等程序具体设计逐一分析。论文最后对全文的工作做了总结,对实验数据进行了比较分析,并对太阳能路灯的优缺点进行概括。并对设计的实验结果、实用性进行了总结,并指出本设计中优点与不足,为后续研究提供了参考方向。

    标签: MPPT 光伏 路灯控制系统

    上传时间: 2013-06-15

    上传用户:我们的船长

  • 模块化UPS并联及控制技术研究.rar

    随着用户对供电质量要求的进一步提高,模块化UPS 并联系统获得了越来越广泛的应用。本文以模块化UPS为研究对象,根据电路结构,将其分为直流部分模块化和交流部分模块化分别进行讨论。整流环节对Boost-PFC 电路进行并联控制,实现直流部分的模块化;逆变环节在瞬时电压PID 控制的基础上,引入了瞬时均流的并联控制策略,实现交流部分的模块化。 介绍了有源功率因数校正技术的基本原理和控制思路,分析了单管双Boost-PFC电路的工作过程,并将其简化等效成常规的Boost 电路进行分析和控制。根据控制系统的结构,分别对电流控制环和电压控制环进行了分析,得出了电感电流主要受电流指令的影响,而输入输出电压差的影响则相对比较小;输出电压主要受参考给定指令电压、缓启给定指令电压以及输出电流等因素的影响。根据电流环和电压环的解析表达式,给出了并联控制的方法及原理。 对单相电路、三相电路以及多模块并联电路分别进行了仿真验证,对多模块的并联系统进行了实验验证。建立了单相逆变器的数学模型,并加入PID 控制器,得到了输出电压的解析表达式,得出逆变器输出电压与参考给定电压和输出电流有关。利用极点配置的方法得到了模拟域PID 控制器参数的计算公式,并采用后向差分法,将其转换到数字域,得到了数字PID 控制器参数与模拟域参数的换算关系。通过实验测试和曲线拟合的办法,得到了实际逆变器的电路参数。通过对所设计的数字PID 控制器进行仿真和实验,验证了理论分析和计算。建立了PID 电压闭环的多逆变器并联系统数学模型,分析得出并联系统的输出电压主要由系统中各模块的平均给定电压决定,同时也受较高次的输出谐波电流影响,受输出基波电流影响相对较小;环流主要受模块的给定电压与系统平均给定电压的偏差影响。针对环流产生的原因,提出了一种瞬时均流控制策略来减小系统环流对给定电压偏差的增益,从而达到瞬时均流的目的。 对两逆变模块并联的系统在各种工况下进行了仿真和实验,验证了理论分析的正确性和这种瞬时均流控制策略的可行性。

    标签: UPS 模块化 并联

    上传时间: 2013-04-24

    上传用户:ggwz258

  • 基于USB和FPGA技术的激光打标控制卡的研究与开发.rar

    激光打标是指利用高能量密度的激光束在物件表面作永久性标刻。激光打标以其“打标速度快、性能稳定、打标质量好”等优势,获得了日益广泛的应用。传统的激光打标系统一般是基于ISA总线或PCI总线的,运动控制卡必须插在计算机的PCI插槽内,且不支持热捅拔,影响了控制卡的稳定性;以单片机为主控制器的激光打标控制卡虽然成本低、运行可靠,但由于其运算速度慢、存储容量有限,限制了它的应用范围。 运动控制卡是激光打标系统的核心组成部分。本文设计了一种新型的基于USB总线,以FPGA为主控单元的振镜扫描式激光打标控制卡,它利用了USB总线高速、稳定、易用和FPGA资源丰富、处理能力强、易扩展等优点,将PC机强大的信息处理能力与运动控制卡的运动控制能力相结合,具有信息处理能力强、开放程度高、使用方便的特点。 本文首先介绍了激光打标的原理,激光打标技术的发展现状以及激光打标系统的组成结构。在对USB总线技术作了简要介绍后,详细讨论了激光打标控制卡的硬件电路设计,包括USB接口电路,FPGA主控单元电路,D/A单元电路,存储器电路,I/O接口电路等。接着对USB接口单元的固件程序和FPGA中USB接口功能模块、D/A写控制功能模块和SRAM读写控制功能模块的程序做了详细设计,通过软硬件调试,控制卡实现了USB通信,输出两路模拟信号,SRAM数据读写,数字量输入输出等功能。

    标签: FPGA USB 激光打标

    上传时间: 2013-04-24

    上传用户:prczsf

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-10

    上传用户:yd19890720

  • 基于FPGA的DDS信号源设计.rar

    作为电子类专业学生,实验是提高学生对所学知识的印象以及发现问题和解决问题的能力,增加学生动手能力的必须环节。本设计的目的就是开发一套满足学生实验需求的信号源,基于此目的本信号源并不需要突出的性能,但经济上要求低成本,同时要求操作简单,能够输出多种波形,并且利于学生在此平台上认识信号源原理,同时方便在此平台上进行拓展开发。 设计中运用虚拟仪器技术将计算机屏幕作为仪器面板,采用EPP接口,同时在FPGA上开发控制电路,为后续开发留下了空间,同时节省了成本。本设计采用地址线16位,数据线12位的静态RAM作为信号源的波形存储器,后端采用两种滤波类型对需要滤波的信号进行滤波。启动信号时软件需要先将波形数据预存在存储器中便于调用,最后得到的结果基本满足教学实验的需求。 本文结构上首先介绍了直接采用DDS芯片制作信号源的利弊,及作者采用这种设计的初衷,然后介绍了信号源的整体结构,总体模块。以下章节首先介绍FPGA内部设计,包括总体结构和几大部分模块,包括:时钟产生电路,相位累加器,数据输入控制电路,滤波器控制电路,信号源启动控制电路。 然后介绍了其他模块的设计,包括存储器选择,幅度控制电路的设计以及滤波器电路的设计,本设计的幅度控制采用两级DA级联,以及后端电阻分压网络调节的方式进行设计,提高了幅度调节的范围。对于滤波器的设计,依据不同的信号频率,分成了4个部分,对于500K以下的信号采用的是二阶巴特沃斯有源低通滤波,对于500K以上至5M以下信号采用的五阶RC低通滤波器。 在软件设计部分,分成两个部分,对于底层驱动程序采用以Labwindows/CVI为平台进行开发,利用其编译和执行速度快,并且和LabVIEW能够很好连接的特性。对于上层控制软件,采用以LabVIEW为平台进行开发,充分利用其图化设计,易于扩展。 论文最后对所做工作进行了总结,提出了进一步改进的方向。

    标签: FPGA DDS 信号源

    上传时间: 2013-04-24

    上传用户:afeiafei309