虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

賺積分

  • 利用Verilog_HDL实现基于FPGA的分频方法

    利用Verilog_HDL实现基于FPGA的分频方法

    标签: Verilog_HDL FPGA 分频

    上传时间: 2013-11-20

    上传用户:atdawn

  • Verilog_实现任意占空比、任意分频的方法

    Verilog_实现任意占空比、任意分频的方法

    标签: Verilog 分频

    上传时间: 2013-11-20

    上传用户:ccxzzhm

  • 简单分频时序逻辑分频电路设计

    简单分频时序逻辑电路设计分频电路,有图,有代码

    标签: 分频 时序逻辑 电路设计

    上传时间: 2014-01-21

    上传用户:924484786

  • 用VerilogHDL实现基于FPGA的通用分频器的设计

    用VerilogHDL实现基于FPGA的通用分频器的设计

    标签: VerilogHDL FPGA 分频器

    上传时间: 2015-01-02

    上传用户:oooool

  • 基于FPGA的小数分频实现方法

    基于FPGA的小数分频实现方法

    标签: FPGA 小数分频 实现方法

    上传时间: 2013-11-05

    上传用户:feifei0302

  • 差分线对的PCB设计要点

      信号完整性是高速数字系统中要解决的一个首要问题之一,如何在高速PCB 设计过程中充分考虑信号完整性因素,并采取有效的控制措施,已经成为当今系统设计能否成功的关键。在这方面,差分线对具有很多优势,比如更高的比特率 ,更低的功耗 ,更好的噪声性能和更稳定的可靠性等。目前,差分线对在高速数字电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分线对设计。介绍了差分线对在PCB 设计中的一些要点,并给出具体设计方案。

    标签: PCB 差分线

    上传时间: 2013-10-26

    上传用户:lps11188

  • 差分信号PCB布局布线误区

     误区一:认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回流途径。造成这种误区的原因是被表面现象迷惑,或者对高速信号传输的机理认识还不够深入。虽然差分电路对于类似地弹以及其它可能存在于电源和地平面上的噪音信号是不敏感的。地平面的部分回流抵消并不代表差分电路就不以参考平面作为信号返回路径,其实在信号回流分析上,差分走线和普通的单端走线的机理是一致的,即高频信号总是沿着电感最小的回路进行回流,最大的区别在于差分线除了有对地的耦合之外,还存在相互之间的耦合,哪一种耦合强,那一种就成为主要的回流通路。

    标签: PCB 差分信号 布局布线

    上传时间: 2013-10-25

    上传用户:zhaiyanzhong

  • 差分阻抗

    当你认为你已经掌握了PCB 走线的特征阻抗Z0,紧接着一份数据手册告诉你去设计一个特定的差分阻抗。令事情变得更困难的是,它说:“……因为两根走线之间的耦合可以降低有效阻抗,使用50Ω的设计规则来得到一个大约80Ω的差分阻抗!”这的确让人感到困惑!这篇文章向你展示什么是差分阻抗。除此之外,还讨论了为什么是这样,并且向你展示如何正确地计算它。 单线:图1(a)演示了一个典型的单根走线。其特征阻抗是Z0,其上流经的电流为i。沿线任意一点的电压为V=Z0*i( 根据欧姆定律)。一般情况,线对:图1(b)演示了一对走线。线1 具有特征阻抗Z11,与上文中Z0 一致,电流i1。线2具有类似的定义。当我们将线2 向线1 靠近时,线2 上的电流开始以比例常数k 耦合到线1 上。类似地,线1 的电流i1 开始以同样的比例常数耦合到线2 上。每根走线上任意一点的电压,还是根据欧姆定律,

    标签: 差分阻抗

    上传时间: 2013-11-10

    上传用户:KSLYZ

  • 晶体管手册(共分17类大集合)

    晶体管手册(共分17类大集合) 所有晶体管的详细参数 包括三极管,二极管,mos管等等

    标签: 晶体管手册

    上传时间: 2013-12-09

    上传用户:BIBI

  • E型热电偶分度表

    E型热电偶分度表

    标签: E型 热电偶 分度表

    上传时间: 2013-10-12

    上传用户:alibabamama