虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

谐振频率

谐振频率指的是在含有电容和电感的电路中,如果电容和电感并联,可能出现于某个很小的时间段内:电容的电压逐渐升高,而电流却逐渐减少;电感的电流却逐渐增加,电感的电压却逐渐降低。而在另一个很小的时间段内:电容的电压逐渐降低,而电流却逐渐增加;电感的电流却逐渐减少,电感的电压却逐渐升高。电压的增加可以达到一个正的最大值,电压的降低也可达到一个负的最大值,同样电流的方向在这个过程中也会发生正负方向的变化,称为电路发生电的振荡,当谐振电路外部输入电压的正弦频率达到某一特定频率(即该电路的谐振频率)时,谐振电路的感抗与容抗相等,Z=R,谐振电路对外呈纯电阻性质,即为谐振。发生谐振时,谐振电路将输入放大Q倍,Q为品质因数。
  • 单片机控制FPGA的程序,包括AD转换,频率输出,测试程序

    单片机控制FPGA的程序,包括AD转换,频率输出,测试程序

    标签: FPGA 单片机控制 AD转换 程序

    上传时间: 2013-08-08

    上传用户:日光微澜

  • 电子计数器测量频率

    在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,最终送入LCD中显示。这样制作出来的频率计不仅可以满足设计题目的参数要

    标签: 电子计数器 测量 频率

    上传时间: 2013-08-09

    上传用户:jiangfire

  • MAXPLUS_环境下的频率计设计及其完善

    MAXPLUS_环境下的频率计设计及其完善

    标签: MAXPLUS 环境 频率计设

    上传时间: 2013-08-09

    上传用户:xianglee

  • 数字频率合成 (DDS) 技术的基本原理

    摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号

    标签: DDS 数字频率合成

    上传时间: 2013-08-14

    上传用户:kernor

  • 等精度频率测量原理

    主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率\r\n测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频\r\n模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等\r\n主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本设\r\n计实现了对频率变化范围较大的信号进行频率测量,能够满足高速度、高精度的测频要\r\n求。

    标签: 等精度 测量原理 频率

    上传时间: 2013-08-16

    上传用户:chenbhdt

  • keil和Proteus设计的C51频率计代码

    一个自己用keil和Proteus设计的C51频率计代码,与大家一同分享!

    标签: Proteus keil C51 频率计

    上传时间: 2013-08-17

    上传用户:fengweihao158@163.com

  • 基于等精度测量原理的频率计

    基于等精度测量原理的频率计,AT89S52和CPLD,有详细注释。测量准确。

    标签: 等精度 测量原理 频率计

    上传时间: 2013-08-18

    上传用户:3到15

  • FPGA下的频率计模块化设计 附有完整的程序和仿真图纸

    自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸

    标签: FPGA 频率计 模块化设计 仿真

    上传时间: 2013-08-20

    上传用户:wanqunsheng

  • FPGA实现频率合成的技术,含软硬件设计

    尽管频率合成技术已经经历了大半个世纪的发展史,但直到今天,人们对\\r\\n它的研究仍然在继续。现在,我们可以开发出输出频率高达IG的DDS系统,\\r\\n武汉理工大学硕士学位论文\\r\\n已能满足绝大多数频率源的要求,集成DDS产品的信噪比也可达到75dB以上,\\r\\n已达到锁相频率合成的一般水平。电子技术的发展己进入数字时代,模拟信号\\r\\n数字化的方法也是目前一个热门研究课题,高速AD、DA器件在通信、广播电\\r\\n视等领域的应用越来越广泛。本次设计完成了软件仿真和硬件实现,对设计原

    标签: FPGA 频率合成 软硬件设计

    上传时间: 2013-08-21

    上传用户:asdkin

  • 基于FPGA的直接数字频率合成器的设计与实现

    基于FPGA的直接数字频率合成器的设计与实现.

    标签: FPGA 数字频率合成器

    上传时间: 2013-08-21

    上传用户:hphh