基本数据结构类的定义和实现: MyStack ,MyPoint,MyArc,Graph,MyQueuesMyStack为构造的一个通用的C++模版堆栈类 MyPoint为一个坐标结构MyArc为带权的边类Graph为临街矩阵表示的图MyQueues为按权值顺序存储的边的队列
标签: MyPoint MyArc MyQueuesMyStack MyStack
上传时间: 2014-01-16
上传用户:cooran
建树方法:每次选取最小权建树,建好树根节点的权为其所有树叶权之和
标签: 树
上传时间: 2013-12-19
上传用户:watch100
数字频率计(试验报告)适合初学者参考
上传时间: 2015-03-07
上传用户:wxhwjf
陈明计的small rtos1.5 for ARM 版,keil下开发,值得一看。
上传时间: 2015-03-09
上传用户:Amygdala
本方案适用于研究生、本科、大专、职业技术学院的嵌入式系统(单片机/ARM7) 应用、信息通信、应用电子、机电一体化、微机应用、数控技术、自动化控制、计 算机原理与应用、仪表及控制、汽车工程等与“电子/微机/总线”有紧密联系的相关 专业。
上传时间: 2013-12-01
上传用户:nanxia
一个电容计的51源代码,我自己参加电子设计大赛使用的。
上传时间: 2013-12-22
上传用户:来茴
课程设计要求设计并用FPGA实现一个数字频率计,具体设计要求如下: 测量频率范围: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系统外部时钟: 1024Hz 测量波形: 方波 Vp-p = 3~5 V 硬件设备:Altera Flex10K10 五位数码管 LED发光二极管 编程语言:Verilog HDL / VHDL
上传时间: 2013-12-21
上传用户:1583060504
设计一数字 频率计,其技术要求如下: (1) 测量频率范围:1Hz~100kHz。 (2) 准确度Dfx/fx£ ± 2%。 (3) 测量信号:方波,峰峰值为3V~5V。
上传时间: 2014-01-06
上传用户:225588
用单片PLD实现数显频率计的应用,用单片PLD实现数显频率计的应用
上传时间: 2013-12-24
上传用户:qwe1234
在delphi下对串口编程,实现与下位计的通信,并实时接收下位计数据,并保存到数据库中
上传时间: 2015-03-25
上传用户:498732662