虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

视频存储

  • H264视频编码器帧内预测系统设计

    H.264视频编解码标准以其高压缩比、高图像质量、良好的网络适应性等优点在数字电视广播、网络视频流媒体传输、视频实时通信等许多方面得到了广泛应用。提高H.264帧内预测的速度,对于实时性要求较高的场合具有重大的意义。为此,论文在总结国内外相关研究的基础上,针对H.264帧内预测的软件实现具有运算量大、实时性差等缺点,提出了一种基于FPGA的高并行、多流水线结构的帧内预测算法的硬件实现。    论文在详细阐述H.264帧内预测编码技术的基础上,分析了17种预测模式算法,通过Matlab仿真建模,直观地给出了预测模式的预测效果,并在JM12.2官方验证平台上测试比较各种预测模式对编码性能的影响,以此为根据对帧内预测模式进行裁剪。接着论文提出了基于FPGA的帧内预测系统的设计方案,将前段采集剑的RGB图像通过色度转换模块转换成YCbCr图像,存入片外SDRAM中,控制模块负责读写数掘送入帧内预测模块进行处理。帧内预测模块中,采用一种并行结构的可配置处理单元,即先求和再移位最后限幅的电路结构,来计算各预测模式下的预测值,极大地减小了预测电路的复杂度。针对预测模式选择算法,论文采用多模式并行运算的方法,即多个结构相同的残差计算模块,同时计算各种预测模式对应的SATD值,充分发挥FPGA高速并行处理的能力。其中Hadamard变换使用行列分离的变换方法,采用蝶形快速变换、流水线设计提高硬件的工作效率。最后,论文设计了LCD显示模块直观地显示所得到的最佳预测模式。    整个帧内预测系统被划分成多个功能模块,采用层次化、模块化的设计思想,并采用流水线结构和乒乓操作来提高系统的并行性、运行速度和总线利用率。所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。论文对于研究基于FPGA的H.264视频压缩编码系统进行了有益的探索,具有一定的实用价值。

    标签: H264 视频编码器 帧内预测 系统设计

    上传时间: 2013-07-21

    上传用户:ABCD_ABCD

  • 基于FPGA的MJPEG视频解码器

    基于FPGA的MJPEG视频解码器的芯片设计

    标签: MJPEG FPGA 视频解码器

    上传时间: 2013-06-10

    上传用户:wanqunsheng

  • 基于ARM-Linux的无线音视频传输系统

    本文设计了一种基于S3C2410X微处理器、Linux操作系统的无线多媒体传输系统。论文首先介绍了系统的结构功能设计;接着给出了嵌入式无线音视频传输系统软硬件设计方案,包括系统发送端硬件结构设计和接收

    标签: ARM-Linux 无线 传输系统 音视频

    上传时间: 2013-07-11

    上传用户:zttztt2005

  • 高速数据采集及海量存储系统

    数据采集技术是信息科学的重要组成部分,也是现代检测技术的基础。随着现代科学技术的应用需求,数据采集经常与数据处理、存储作为一个完整的系统用于航空航天、图像分析、雷达探测等领域;另一方面,随着制造工艺的发展,采...

    标签: 高速数据 采集 海量存储

    上传时间: 2013-05-23

    上传用户:小小小熊

  • 实时视频采集与远程传输系统的研究

    基于FPGA的实时视频采集与远程传输系统的研究

    标签: 实时视频 采集 远程传输

    上传时间: 2013-04-24

    上传用户:liuwei6419

  • 基于FPGA的视频移动目标检测系统

    基于FPGA的视频移动目标检测系统的研究与实现基于FPGA的视频移动目标检测系统的研究与实现

    标签: FPGA 视频 移动 目标检测

    上传时间: 2013-07-19

    上传用户:youth25

  • 基于FPGA的数字存储示波器研究

    示波器是调试电路的一个重要工具,其性能的优劣直接影响电路测试数据的准确度。在电路参数的分析过程中,除了示波器的带宽、采样率和存储深度外,一个更重要的指标就是波形捕获率,该指标直接关系到示波器能否捕获到偶发的错...

    标签: FPGA 数字存储示波器

    上传时间: 2013-04-24

    上传用户:qq277541717

  • ARM上实现视频会议源代码

    嵌入式linux系统的网络编程(C++)在ARM上实现视频会议,此程序获得全国研究生电子大赛一等奖。压缩包内为全部源码,包括音频、视频(H.264)socket部分。

    标签: ARM 视频会议 源代码

    上传时间: 2013-07-07

    上传用户:15528028198

  • 视频图像采集verilog HDl源程序

    :视频图像采集verilog HDl源程序,视频解码芯片部分的,可以供参考

    标签: verilog HDl 视频图像 源程序

    上传时间: 2013-04-24

    上传用户:koulian

  • DVBT系统中内编解码模块的软件仿真

    数字电视按传输方式分为地面、卫星和有线三种。其中,DVB-S和DVB-C这两个全球化的卫星和有线传输方式标准,目前已作为世界统一标准被大多数国家所接受。而对于地面数字电视广播标准,经国际电讯联盟(ITU)批准的共有三个,包括欧盟的DVB-T(Digital Video Broadcasting-Terrestrial,数字视频地面广播)标准、美国的ATSC(Advanced Television System Committee,先进电视制式委员会)标准和日本的ISDB-T(Terrestrial Integrated Services DigitalBroadcasting,综合业务数字广播)标准。综合比较起来,欧洲的DVB-T标准在技术及应用实践上都更加成熟。 本论文首先介绍了DVB-T系统的主要结构,针对DVB-T标准中各模块的实现进行了阐述,并根据发射机端各个模块讨论了接收机端相关模块的算法设计。 随后,论文给出了基于Microsoft Visual Studio 2005平台实现的数字电视基带信号产生与接收的软件仿真系统的总体设计流程,重点讨论了内编解码器和内交织/解交织器的算法与实现,并在实现的多参数可选的数字电视基带信号产生与接收软件仿真平台上,重点分析了内编/解码模块在接收端Viterbi译码算法中采用硬判决、简化软判决以及不同调制方式时对DVB-T系统整体性能的影响。 最后,论文讨论了内码译码算法的实现改进,使得Viterbi译码更适合在FPGA上实现,同时针对逻辑设计进行优化以便节省硬件资源。论文重点讨论了对幸存路径信息存储译码模块的改进,比较了此模块三种不同的实现方式带来的硬件速率和资源的优劣,通过利用4块RAM对幸存路径信息的交互读写,完成了对传统回溯算法的改进,实现了加窗回溯的译码输出,同时实现了回溯长度可配置以实现系统不同的性能要求。

    标签: DVBT 模块 编解码

    上传时间: 2013-08-02

    上传用户:远远ssad