虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

芯邦

  • 抑制少槽永磁直流电机定位力矩的方法研究

    在永磁直流电机中,即使电枢绕组不通电,由于永磁体产生的磁场同电枢铁芯的齿槽相互作用而产生转矩,即齿槽定位力矩(CoggingTorque)。定位力矩使电机输出转矩波动,产生振动及噪声。文中阐述了产生定位力矩的原理,综述了包括德昌电机公司的技术在内的抑制定位力矩的方法和研究现状。抑制定位力矩的方法,主要就是减小电枢旋转过程中气隙中磁场能量的变化。 文中以少槽永磁直流电机为例,通过有限元分析,以及DOE实验验证,对转子冲片增加辅助凹槽、充磁方式和转子冲片不同类型对定位力矩的影响进行了研究,深入分析了冲片辅助凹槽对抑制少槽永磁直流电机定位力矩的作用,结果表明,同一冲片上在对称位置上排布辅助凹槽能取得很好的效果,而以冲片中心线对称地加两个辅助凹槽时,辅助凹槽角度不同作用不同。对不同冲片,适合的辅助凹槽角度也是不同的。文中找出了一个较成熟的抑制少槽永磁直流电机定位力矩的系统方法,给出了生产中实用的抑制方法,同时通过实验给出了这些方法对电机性能的影响。 DOE方法能从不同因素中找出对定位力矩起主要作用的变异因素,并且寻找到各变异因素之间的影响作用,给出抑制定位力矩各变量的最佳组合,相比现时生产中的方法,该组合可将定位力矩降低70%。

    标签: 直流电机 定位 力矩 方法研究

    上传时间: 2013-07-10

    上传用户:ljthhhhhh123

  • 基于ARM和CDMA的油井工况远程监测系统

    抽油机井工况监测是石油生产过程中非常重要的环节,可以为油井提高泵效、高效管理提供可靠依据。随着石油工业的迅速发展,传统的人工操作远远不能满足现代化石油生产的要求。将远程监测系统应用于油井工况监测,可以降低工人劳动强度,提高生产效率和油田管理水平。针对目前已有油井工况监测系统存在的不足,本文研制出一种集计算机技术、电子技术和通信技术于一身、功能完善、可靠性高、成本低廉的抽油机井工况远程监测系统。 示功图是常用的用于判断抽油机井工作状况的方法,它是抽油机光杆在作往复运动的一个周期中,光杆相对位移与载荷的对应关系曲线。传统的利用拉线位移传感器获取位移的方式,不能实现长期连续的监测。本系统采用加速度传感器作为冲次传感器,获取每个周期的起始点,再利用拉线位移传感器对一个周期中按时间等分的点的位移进行标定,既解决了拉线位移不能长期连续监测的问题,又保证了位移的精度。 本系统由工况传感器、数据中继单元、数据中心和手持机四部分组成。安装在抽油井上的工况传感器定时获取并存储示功图数据,定时将数据发送到数据中继单元。由数据中继单元将多个工况传感器的示功图数据集中后,通过远程网络传送到数据中心。数据中心实现对所有示功图数据的存储、查询、分析和打印,并可以通过网络实现数据共享。手持机用于对工况传感器进行设置和标定,并可以现场获取示功图。 硬件电路采用低功耗设计方法,使用低电压、低功耗的基于ARM7内核的LPC2138/2148微处理器及微功率无线数传模块,将硬件电路功耗降到最低。采用SD卡作为存储器,增加了数据存储容量和数据可靠性。采用单轴加速度传感器ADXL105作为冲次传感器,具有高精度、低功耗、高可靠性的优点。CDMA模块采用基于CDMA1X数据通信网络的H7710,组成高速、永远在线、透明数据传输的数据通信网络。 软件设计遵循模块化设计思想,既考虑到各模块功能的实现,又兼顾了系统总体的协调性。本系统软件由工况传感器软件、手持机软件、数据中继单元软件及数据中心软件四部分组成。工况传感器软件、手持机软件和数据中继单元软件由ADS集成开发环境编写,并由AXD仿真调试器生成可执行代码,最后通过EasyJTAG仿真器下载到微处理器芯片中。数据中心运行于服务器/客户机工作模式,使用SQL Server数据库。数据中心处理软件由Visual Basic6.0编写,运行于Windows操作系统中。 通讯网络由无线数传网络和CDMA网络组成,工况传感器与数据中继单元组成无线数传网络,采用ISM工作频段,实现近距离无线通讯。数据中继单元作为无线数传网络的中心节点,通过CDMA网络与数据中心通信处理机相联,实现数据的远程传输。 本系统首次利用加速度传感器与拉线位移传感器相结合的方式,实现抽油井工况长期连续监测,提高了整个系统的可靠性;利用ARM单片机作为微处理器,低功耗电路设计,低功耗工作模式,延长了电池的寿命;无线数传网络与CDMA网络相结合,兼具无线数传网络与CDMA网络的优点,降低了整个系统的安装和运行费用;数据中心采用服务器/客户机工作模式,便于用户共享数据。目前该系统的各部分均经过硬件、软件及运行测试,已经在油田试运行。运行结果表明,该系统性能完善,运行可靠,安装及维护简便,取得了较好的效果。

    标签: CDMA ARM 远程监测系统

    上传时间: 2013-07-12

    上传用户:ivan-mtk

  • 基于ARM和WindowsCE的H264解码器的研究及优化

    随着通信产业的发展,尤其是今年3G牌照的发放,视频业务在移动多媒体方面将会有更加重要的地位,所以在移动终端上实现支持高效视频编码标准的解码功能就成为一项非常有实际意义的工作。 H.264作为新一代的高压缩率的视频标准,凭借其较高的压缩率和优秀图像质量,使得H.264只要利用较小的空间就能存储更多的视频数据,在更低的网络带宽条件下提供更优质量的视频。然而高度的压缩必然付出较高的硬件代价。如何能完成视频良好解码并能节约硬件资源成为研究热点。 考虑到H.264视频编解码的计算复杂度,在硬件选择上一般比较注重高性能处理器的选择。计算目前主流的实现方式包括ASIC的专用集成芯片实现或者是DSP的软件实现。ARM处理器伴随技术的进步,尤其是对支持数字信号处理的功能加强后,在视频编解码领域的应用也越来越广泛。 本文以WindowsCE5.0和S3C2440A嵌入式平台作为H.264解码器的载体,研究的代码版本是t264-src-0.14,主要进行了以下几个方面的工作: 研究了H.264视频压缩标准和它的体系结构,尤其是对解码器部分进行了硬件要求的分析。 深入研究了WINCE5.0和ARM结合的平台特性,根据实际的硬件平台需要,定制了相应的操作系统。 完成了基于T264代码的解码库在WINCE5.0下的移植,并进行了相应的代码和算法的优化并完成了基于WINCE5.0操作系统下播放程序的编写。 通过实验数据证明,在基于单核的ARM芯片中,主要靠软件进行QCIF格式的H.264视频解码从而获得良好播放效果的方法是有效的。

    标签: WindowsCE H264 ARM 解码器

    上传时间: 2013-07-24

    上传用户:myworkpost

  • CPOL-CPHA

    在DSP等芯片中有SPI接口,但是通常由于传输模式选择的错误导致连接失败,本文提供了详细的配置方案

    标签: CPOL-CPHA

    上传时间: 2013-06-17

    上传用户:xieguodong1234

  • 基于ARM的μCOSⅡ移植及其CAN总线应用研究

    基于删的μC/OS-Ⅱ移植及其CAN总线应用研究流体机械及工程专业近年来,嵌入式系统受到科学与工程各个领域研究者的密切关注,成为研究的一个热点。随着嵌入式系统的复杂性不断增加,嵌入式操作系统成为嵌入式系统中最重要的组成部分。在嵌入式系统中,μC/OS-Ⅱ凭借其结构清晰、源代码开放和实时性好等优势,成了监控系统等领域的技术热点。嵌入式操作系统μC/OS-Ⅱ与模块化硬件相结合,共同构成一个可以重复利用的软硬件系统平台,不但可以提高开发效率,还可以提高系统的可靠性和实时性,满足日益复杂的应用需求。 在国内监控领域中,大多采用了集散式监控系统,虽然克服了集中式监控系统的缺点,但还存在着效率较低,错误处理能力不强等缺点。而且设备的兼容性不好,系统实时性、可靠性也不高。采用CAN现场总线可很好的克服上述一些缺点,具有很强的抗干扰能力。CAN总线把所有挂接在总线上的智能设备联接成网络,构成自动化系统,实现对现场设备的实时监控。 基于这些考虑,本文选择了以IPC2290芯片(内部集成了CAN模块)为微控制器的MagicARM2200教学实验开发板作为学习和研究的开发平台,把μC/OS-Ⅱ这个实时微内核操作系统嵌入到该芯片中。在深入研究CAN通信模块特点和驱动的基础上,把其驱动移植到μC/OS-Ⅱ操作系统中。并在实时操作系统μC/OS-Ⅱ上通过设计—个带A/D转换的CAN智能模块来阐述智能模块软硬件设计方法,这些工作为搭建基于CAN总线的实际测控系统方案提供了理论基础。 本文使用的CAN通信方案具有极大的灵活性,能方便和简洁的运用到各种测控系统中。实验结果证明了该方案的有效性和正确性,并且具有实际的应用价值。最后,本文作者在CAN智能模块的基础上搭建了基于CAN总线的多相流动实验台的测控系统方案。

    标签: ARM COS CAN 移植

    上传时间: 2013-07-16

    上传用户:cngeek

  • FPGA图像处理板设计

    VLSI(超大规模集成电路)的快速发展,使得FPGA技术得到了迅猛发展,FPGA的快速发展又为实时图像处理在算法、系统结构上带来了新的方法和思路,全景图像处理是实时图像处理中一个崭新的领域,其在视频监视领域内有广泛的应用前景。 本文首先介绍了全景图像处理的发展状况,课题的主要背景、国内外发展现状、课题的研究意义、课题的来源和本文的主要研究工作及论文组织结构。然后在第二章中介绍了FPGA的发展,FPGA/CPLD的特点,并介绍了Cyclone Ⅱ系列FPGA的硬件结构,硬件描述语言,开发工具Quartus Ⅱ以及FPGA开发的一般原则。 文章的重点放在了电路板的设计部分,也就是本文的第三章。在介绍电路设计部分之前首先介绍一些高速数字电路设计中的一些概念、高速数字电路设计中常见问题,并对常见问题给出了一般解决方法。 在FPGA电路板设计部分中,对FPGA电路的设计过程作了详细的说明,其中着重介绍了采用了FBGA封装的EP2C35芯片的电路设计要点,多层电路板设计要点,FPGA供电管脚的处理注意事项,FPGA芯片中PLL模块的设计以及FPGA的配置方法,并给出了作者的设计思路。FPGA供电电源也是电路板设计的要点所在,文章中也着重对其进行了介绍,提及了FPGA电源设计指标要求及电压功耗估计,并根据现有的FPGA电源解决方案提出了设计思路和方法。同时文章中对FPGA芯片外围器件电路包括图像采集显示芯片电路、图像存储电路、USB2.0接口电路的设计做了相应的介绍。最终目的就是为基于FPGA的全景图象处理搭建一个稳定运行的平台。 在第四章中介绍了IC总线控制器的状态机图及信号说明和相应的仿真图。 文章最后给出了FPGA硬件电路的调试结果,验证了设计目的,为进一步的工作打下了良好的基础。

    标签: FPGA 图像 理板设计

    上传时间: 2013-04-24

    上传用户:15736969615

  • MSC1211中文资料,pdf datasheet

    MSC1211 单片机是美国德州仪器公司最新推出的集成数字/模拟混合信号的高性能芯片,具有很高的计算速度,时钟频率达到33MHZ,降低了系统噪声和电源功耗,提高了对接收的信号射频数据处理能力;

    标签: datasheet 1211 MSC

    上传时间: 2013-07-05

    上传用户:thh29

  • MDIO接口逻辑设计及其FPGA验证

    随着集成电路技术的飞速发展,芯片的规模越来越大,集成度越来越高,工作频率越来越快,但是芯片的设计能力却面临巨大的挑战。而IP核的重用则是解决当今芯片设计所面临问题的最有效的解决方法。 MDIO接口模块为以太网接口芯片中MAC层对PHY器件的控制管理接口。随着以太网技术的快速发展以及MAC应用越来越广泛,MDIO接口模块的应用也越来越多,因此将MDIO接口模块设计成可重用的IP核对于以各种太网接口集成芯片的设计具有很重要的作用。 本文详细描述了MDIO接口模块IP核的设计,介绍了该IP核的系统结构以及各个子模块的详细设计方法,对此IP核进行了仿真验证,最后进行了FPGA测试,功能和性能达到了要求,最终通过了IP审核流程并且已成功应用于企业的以太网接口芯片中。

    标签: MDIO FPGA 接口 逻辑设计

    上传时间: 2013-07-20

    上传用户:nanfeicui

  • 64位MIPS微处理器的模块设计和FPGA验证

      作为嵌入式系统核心的微处理器,是SOC不可或缺的“心脏”,微处理器的性能直接影响着整个SOC的性能。  与国际先进技术相比,我国在这一领域的研究和开发工作还相当落后,这直接影响到我国信息产业的发展。本着赶超国外先进技术,填补我国在该领域的空白以摆脱受制于国外的目的,我国很多科研单位和公司进行了自己的努力和尝试。经过几年的探索,已经有多种自主知识产权的处理器芯片完成了设计验证并逐渐进入市场化阶段。我国已结束无“芯”的历史,并向设计出更高性能处理器的目标迈进。  艾科创新微电子公司的VEGA处理器,是公司凭借自己的技术力量和科研水平设计出的一款64位高性能RSIC微处理器。该处理器基于MIPSISA构架,采用五级流水线的设计,并且使用了高性能处理器所广泛采用的虚拟内存管理技术。设计过程中采用自上而下的方法,根据其功能将其划分为取指、译码、算术逻辑运算、内存管理、流水线控制和cache控制等几个功能块,使得我们在设计中能够按照其功能和时序要求进行。  本文的首先介绍了MIPS微处理器的特点,通过对MIPS指令集和其五级流水线结构的介绍使得对VEGA的设计有了一个直观的认识。在此基础上提出了VEGA的结构划分以及主要模块的功能。作为采用虚拟内存管理技术的处理器,文章的主要部分介绍了VEGA的虚拟内存管理技术,将VEGA的内存管理单元(MMU)尤其是内部两个翻译后援缓冲(TLB)的设计作为重点给出了流水线处理器设计的方法。结束总体设计并完成仿真后,并不能代表设计的正确性,它还需要我们在实际的硬件平台上进行验证。作为论文的又一重点内容,介绍了我们在VEGA验证过程中使用到的FPGA的主要配置单元,FPGA的设计流程。VEGA的FPGA平台是一完整的计算机系统,我们利用在线调试软件XilinxChipscope对其进行了在线调试,修正其错误。  经过模块设计到最后的FPGA验证,VEGA完成了其逻辑设计,经过综合和布局布线等后端流程,VEGA采用0.18工艺流片后达到120MHz的工作频率,可在其平台上运行Windows-CE和Linux嵌入式操作系统,达到了预计的设计要求。  

    标签: MIPS FPGA 微处理器 模块设计

    上传时间: 2013-07-07

    上传用户:标点符号

  • isd1760中文资料

    ISD1760 华邦公司,ISD17**系列的中文数据手册

    标签: 1760 isd

    上传时间: 2013-08-03

    上传用户:04121298