本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。
上传时间: 2015-01-11
上传用户:王庆才
本程序是串口芯片TLC16c752的典型操作代码,可以在此基础上编写自己的串口程序
上传时间: 2013-12-14
上传用户:xcy122677
本论文研究的课题是:ARM7处理器以及µ c/os-II操作系统,通过做实验,了解三星公司的S3C44BOX芯片的内部结构,工作原理以及其扩展的外围设备.熟悉基于µ c/os-II扩展的嵌入式系统的启动和应用程序的结构.掌握将µ c/os-II移植到ARM7处理器的基本方法,同时在µ c/os-II的基础上开发最基本的嵌入式系统。本文还给出了在开发的时候要注意的一些关键的问题。
上传时间: 2014-01-17
上传用户:dapangxie
书名:《DSP芯片的原理与开发应用(第2版)》 作者:张雄伟 曹铁勇 页数:306页 开本:16开 字数:480千字 出版日期:2000年9月 书号:7-5053-6127-9 内容简介:可编程 DSP芯片是一种应用非常广泛的微处理器。本书全面系统地介绍了DSP芯片的基本原理、开发和应用。首先,介绍了目前广泛使用的DSP 芯片的基本结构和特征,定点和浮点DSP处理中的一些关键问题。然后,对用C 语言和MATLAB 语言进行DSP算法的模拟进行了介绍。接着,以目前应用最广的TI DSP芯片为例,介绍了定点和浮点DSP芯片的软硬件设计方法,DSP芯片的C语言和汇编语言的开发方法以及DSP芯片的开发工具及使用,并以三个应用系统的设计为例,介绍了定点和浮点DSP芯片的开发过程。最后,介绍了数字滤波器和FFT等常用数字信号处理算法的DSP实现。 本书旨在使读者在了解DSP芯片基本原理的基础上,能较快地掌握DSP芯片的系统设计和软硬件开发方法。
上传时间: 2014-01-03
上传用户:变形金刚
2001年全国大学生电子设计竞赛“索尼杯”得主——调频收音机 本调频收音机主要由索尼公司的FM/AM收音机芯片CXA1019、ROHM公司的PLL频率合成器BU2614(本刊网站上提供了该芯片的资料)和单片机组成。系统以单片机AT89C51为控制核心,实现全频搜索、指定频率范围搜索和手动搜索 数控电位器(X9511)的引入使得音量连续调节而无滑动噪声 液晶显示器显示载频和时钟等信息 采用DC-DC电压转换器使整机在3V电源下稳定工作 为了实现电台存储功能,采用E~2ROM(AT24C04),既不怕掉电,又可存储多个电台 在此基础上,还增加了立体声解码,使声音更动听、逼真。 方案论证与比较 1.调谐方式的选择与论证 方案一 采用LC调谐法,在本振回路中通过机械调整谐振电路的电容值来改变本振频率,从而达到调谐的目的。这种调谐方式电路简单,但频率的稳定性差,且不利于使用单片机进行智能控制。
上传时间: 2013-12-16
上传用户:123啊
【摘要】本文介鲴了一种高性能DDS芯片一AD9852应用的研究结果。谊合成嚣的DDS芯片选用AD公司最新推出的AD9852.其宽带杂散优于60dBe,频率捷变时间小于200ns。本文在讨论AD9852组成与功能的基础上,对其在攮率综合、波形合成扣踮颧通信系统中的应用进行了研究。 关键词:直接数字合成;杂散;混频;疏颧
上传时间: 2013-12-17
上传用户:yuzsu
Windows CE下驱动程序开发基础, Windows CE下的串口驱动程序能够处理所有I/O行为类似串口的设备,包括基于16450、16550 UART(通用异步收发芯片)的设备和一些采用DMA的设备,常见的有9针串口、红外I/O口、Modem等
上传时间: 2016-01-27
上传用户:bcjtao
详细讲解S3C44B0X芯片的中断,是学习嵌入式的初学者的必须掌握的基础知识。
上传时间: 2016-01-31
上传用户:shus521
请用CAJViewer打开.本文在分析研究G729算法原理的基础上,提出了有效实现G729标准 的硬件设计和几种软件优化方法。本文在对语音编解码的相关理论学习和掌 握后对G729标准进行了细致地研究和深入地理解 根据G729实现中对存 储空间和处理器运算速度等各项性能指标的要求,选择合适芯片,设计了实现 G729编解码器的硬件平台 通过对G729标准的详细分析和研究,分别提出 了C语言级、编译器级和算法级的有效优化方法,通过在DSP上实现及仿真, 并且根据主观评价和客观计算结果验证该算法的可行性。
上传时间: 2014-01-10
上传用户:kernaling
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!
上传时间: 2014-01-02
上传用户:LIKE