秒脉冲计数器
上传时间: 2013-12-23
上传用户:墙角有棵树
单片机MSC51设计的5个源程序:1、数据排序2、多功能数字钟设计3、P1口循环亮灯设计4、脉冲计数器5、8250芯片串口扩展。另附程序详细介绍。
上传时间: 2014-11-10
上传用户:xiaodu1124
基于Verilog-HDL的硬件电路的实现 9.3 脉冲计数与显示 9.3.1 脉冲计数器的工作原理 9.3.2 计数模块的设计与实现 9.3.3 parameter的使用方法 9.3.4 repeat循环语句的使用方法 9.3.5 系统函数$random的使用方法 9.3.6 脉冲计数器的Verilog-HDL描述 9.3.7 特定脉冲序列的发生 9.3.8 脉冲计数器的硬件实现
标签: Verilog-HDL parameter 9.3 硬件电路
上传时间: 2013-12-14
上传用户:jeffery
用labview实现的脉冲计数器达到技术的效果
上传时间: 2014-01-13
上传用户:wpt
0739、模拟脉冲计数器
标签:
上传时间: 2014-04-09
上传用户:xjbos
低频频率计 实例目的:学习定时器、计数器、中断应用 说明:选用24MHz的晶体,主频可达2MHz。用T1产生100us的时标,T0作信号脉冲计数器。假设晶体频率没有误差,而且稳定不变(实际上可达万分之一);被测信号是周期性矩形波(正负脉冲宽度都不能小于0.5us),频率小于1MHz,大于1Hz。要求测量时标1S,测量精度为0.1%。
上传时间: 2016-08-19
上传用户:wxhwjf
第6章 定时与计数技术6.1 概 述1.定时 定义:提供的时间基准。 分类:内部定时、外部定时。2.计数 定时与计数本质上是一致的。 计数的信号随机,定时的信号具有周期性。3.应用分时系统切换任务的时间基准、测速、计数6.1.2 定时方法1.软件定时 通过软件指令周期方法定时,如执行循环程序。 增加CPU负担,通用性差,一般用于短延时。2.不可编程硬件定时 采用中小规模IC构成。 不增加CPU负担,成本低,定时值不可改变。3.可编程硬件定时 采用可编程计数器完成,软件可改变计数值。 可编程定时/计数器:实质上定时和计数本质上都是脉冲计数器,定时计的是内部基准时钟源产生的脉冲,计数是计外部脉冲。6.1.3 定时/计数器基本原理1.内部逻辑CPU接口: 片选、低端地址线、读写控制线、数据线外设接口: 时钟、控制、输出内部逻辑: 端口地址译码器、各种寄存器2.工作过程 设初值、控制(计数)、输出
上传时间: 2013-11-07
上传用户:yuzsu
T9149A是通用红外线遥控接收集成电路(与TC9149P兼容)。内部电路由振荡器、计数器、输入移位寄存器、移位寄存器、输入脉冲计数器、数据校验电路、用户码校验电路、出错检测电路、数据锁定电路和输出缓冲电路等组成。适用于各种家用电器遥控,以及遥控报警防灾防盗等用途。
上传时间: 2015-04-09
上传用户:641896601
01 001 Vivado下载与安装.flv 02 002 Notepad++安装与设置.flv 03 003 Modelsim安装配置与库编译.flv 04 004 Modelsim自动仿真环境搭建.flv 05 101 组合逻辑与时序逻辑.flv 06 102 分频计数器设计.flv 07 103 使能时钟设计.flv 08 104 基于Xilinx BUFGCE原语的门控时钟设计.flv 09 105 理解FPGA设计的并行性.flv 10 106 同步复位与异步复位.flv 11 107 脉冲边沿检测设计.flv 12 108 脉冲计数器.flv 13 109 模块化设计.flv 14 110 generate语法的使用.flv 15 111 频率计数器.flv 16 112 条件判断if与分支判断case语句的使用.flv 17 113 4位格雷码计数器.flv …………
上传时间: 2013-04-15
上传用户:eeworm
智能计时计数器 有计两脉冲间隔时间、几脉冲间隔时间、30秒脉冲数等,还有就是根据这些时间做一些运算,51,牵涉到LCD,汇编C混合,计时器的使用。 本人首个正式产品,各位兄弟见笑了。原理图、程序、图片都有。
上传时间: 2015-04-30
上传用户:VRMMO