本文完成了一种高速高性能数字脉冲压缩处理器的设计和FPGA实现,包括系统架构设计、方案论证及仿真、算法实现、结果的测试等。 绪论部分首先阐明了本课题研究的背景和意义,概述了雷达数字脉冲压缩系统的主要研究内容,关键技术及其发展趋势,然后介绍了数字脉冲压缩系统设计与实现的要求,最后给出了本文的主要研究内容。 第二章叙述了线性调频信号脉冲压缩的基本原理,对系统设计的实现方法进行了实时性方面的论证,并基于MATLAB做了仿真分析。 第三章从数字系统结构化设计方面将本系统划分为三个部分:输入部分、脉压计算部分、输出部分,并在流程图中对各部分所要实现的功能做了介绍。 第四章首先总结了数字脉冲压缩的实现途径;提出了基于自定制浮点数据格式和分时复用蝶型结构的数字脉冲压缩系统设计思想,对其关键技术进行了深入的研究。 第五章对输入输出模块的功能做了详细的描述,设计了具体的结构和电路。 第六章针对系统的测试验证,提出面向SOC的模块验证和系统软硬协同验证的验证策略。通过Link for Modelsim工具,实现MATAB与Modelsim之间对VHDL代码的联合仿真测试,通过在线逻辑分析工具ChipScope,完成系统的片上测试,并分析系统的性能,证明系统的可实用性。满足设计的要求。 本文研制的数字脉冲压缩处理器具有动态范围大、处理精度高、处理能力强、体积小、重量轻、实时性好的优点,为设计高性能的现代雷达信号处理系统提供了可靠的保证。
标签: 线性调频信号 脉冲压缩
上传时间: 2013-07-01
上传用户:lingduhanya
脉冲多普勒雷达回波信号相干积累的VHDL源程序
标签: VHDL 脉冲 多普勒 信号
上传时间: 2013-12-21
上传用户:bjgaofei
零耗时低频宽脉冲软PWM信号控制Keil C51演示程序,转摘!
标签: Keil PWM C51 零
上传时间: 2014-01-07
上传用户:二驱蚊器
彩条信号发生器使用说明 使用模块有:VGA接口、脉冲沿模块、时钟源模块。 使用步骤: 1. 打开电源+5V 2. 信号连接,按下表将1K30信号与实际模块连接好。 3. 1K30板连接好并口线,并将程序加载。 4. 将彩色显示器的线与VGA接口连接好。 5. 彩条信号就可以在显示器中产生,通过脉冲沿模块按键MS1可以改变产生彩条的
标签: 模块 VGA 信号发生器 使用说明
上传时间: 2013-12-18
上传用户:JasonC
uwb脉冲位置调制的信号进行相关接收,并且画出其图形
标签: uwb 脉冲 信号 接收
上传时间: 2015-04-24
上传用户:虫虫虫虫虫虫
信号、系统和系统响应 1、理想采样信号序列 2、单位脉冲序列 3、矩形序列 4、特定冲击串 5、卷积计算 6、卷积定律验证
标签: 信号 序列 卷积
上传时间: 2015-06-16
上传用户:钓鳌牧马
零耗时低频宽脉冲软PWM信号控制C51演示程序
标签: PWM C51 零 低频
上传时间: 2013-12-23
上传用户:luke5347
线性调频信号在宽脉冲内附加线性调频以扩展信号频带,提供了时宽带宽积大于1的信号,有效地解决了大的时宽和带宽不可兼得的矛盾。
标签: 线性调频信号 宽 信号 线性
上传时间: 2015-07-26
上传用户:xinyuzhiqiwuwu
通用ASK信号解码接收程序 1. 接收数据位数最多为40(5*8)位. 2. 由定时器对time进行渐增,在TCC中断程序中加入"INC TIME". 3. 宽脉冲最大允许时间和最小允许时间的计算方式: 脉冲允许时间=TCC 中断时间(us)*设定数据 4. 在接收到完整的数据后建立rx_data_ok标志. 5. 该子程序由主程序调用. 6. 数据格式:rx_data5.7为最高位,rx_data1.0为最低位. 7. 主程序在收到完整的数据后应清空接收数据缓冲区后,才能调用再次接收.
标签: time TIME ASK TCC
上传时间: 2015-08-08
上传用户:wsf950131
PIC单片机编写显示表头,用于测量脉冲输出式速度信号
标签: PIC 单片机 信号 编写
上传时间: 2015-08-24
上传用户:qlpqlq