虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

能耗均衡

  • 基于FPGA的双自触发脉冲激光测距关键技术研究

    激光测距技术被广泛应用于现代工业测量、航空与大地的测量、国防及通信等诸多领域。本文从已获得广泛应用的脉冲激光测距技术入手,重点分析了近年提出的自触发脉冲激光测距技术(STPLR)特别是其中的双自触发脉冲激光测距技术(BSTPLR),通过分析发现其核心部件之一就是用于测量激光脉冲飞行时间(周期)的高精度高速计数器,而目前一般的方式是采用昂贵的进口高速计数器或专用集成电路(ASIC)来完成,这使得激光测距仪在研发、系统的改造升级和自主知识产权保护等诸多方面受到制约,同时在其整体性能上特别是在集成化、小型化和高可靠性方面带来阻碍。为此,本文研究了采用现场可编程门阵列(FPGA)来实现脉冲激光测距中的高精度高速计数及其他相关功能,基本解决了以上存在的问题。 论文通过对双自触发脉冲激光测距的主要技术要求和技术指标进行分析,对其中的信号处理单元采用了FPGA+单片机的设计形式。由FPGA主控芯片(EPF10K20TC144-4)作为周期测量模块,在整个测距系统中是信号处理的核心部件,借助其用户可编程特性及很高的内部时钟频率,设计了专用于BSTPLR的高速高精度计数芯片,负责对测距信号产生电路中的时刻鉴别电路输出信号进行计数。数据处理模块则主要由单片机(AT89C51)来实现。系统可以通过键盘预置门控信号的宽度以均衡测量的精度和速度,测量结果采用7位LED数码管显示。本设计在近距离(大尺寸)范围内实验测试时基本满足设计要求。

    标签: FPGA 自触发脉冲 激光测距 关键技术

    上传时间: 2013-06-02

    上传用户:

  • 基于FPGA实现高速专用数字下变频器

    本论文首先描述了数字下变频基本理论和结构,对完成各级数字信号处理所涉及到的CORDIC、CIC、HB、DA、重采样等关键算法做了适当介绍;然后根据这些算法提出了基于FPGA实现的结构并进一步给出了性能分析;并且从数字下变频的系统层次上考虑了各模块彼此间的性能制约,从而选择合理配置、优化系统结构以获得模块间的性能均衡和系统性能的最优化;最后给出了FPGA实现的数字下变频器在测试中产生的波形和频谱,作了测试结果分析.

    标签: FPGA 数字下变频

    上传时间: 2013-05-25

    上传用户:01010101

  • 无线信道仿真和均衡器的FPGA设计与实现

    本文主要介绍了基于FPGA的无线信道盲均衡器的设计与实现,在算法上选择了比较成熟的DDLMS和CMA相结合的算法,结构上采用四路正交FIR滤波器模型.在设计的过程中我们采取了用MATLAB进行算法仿真,VerilogHDL语言进行FPGA设计的策略.在硬件描述语言的设计流程中,信道盲均衡器运用了Top-Down的模块化设计方法,大大缩短了设计周期,提高了系统的稳定性和可扩展性.测试结果表明均衡器所有的性能指标均达到预定目标,且工作性能良好,均衡效果较为理想,能够满足指标要求.本课题所设计和实现的信道盲均衡器,为FPGA芯片设计技术做了有益的探索性尝试,对今后无线通信系统中的单芯片可编程系统(SOPC)的设计运用有着积极的借鉴意义.

    标签: FPGA 无线信道 仿真 均衡器

    上传时间: 2013-07-11

    上传用户:lwwhust

  • MAXIM产品资料

    MAX31782可以直接连接至多达六个远端热二极管,这些二极管通常集成在CPU、FPGA和ASIC IC中。利用片内主机I2C接口, 可以采用外部数字温度IC (如Maxim的高精度DS7505)监测更多的温度点。MAX31782根据获取的温度信息控制多达六个降温风 扇,每个风扇具有独立的16位PWM输出和定时器/转速计输入。器件可构建完备的多风扇闭环控制系统,以最低的风扇能耗实 现精确的区域降温。

    标签: MAXIM

    上传时间: 2013-04-24

    上传用户:lrx1992

  • 基于滑模观测器的永磁同步电机无位置传感器控制

    永磁同步电机(PMSM)是一种性能优越、应用前景广阔的电机。永磁同步电机调速系统是以永磁同步电机为控制对象,采用变压变频技术对电机进行调速的控制系统。因其具有能耗低、可靠性高、控制精确等优点,在许多领域得到广泛的应用。然而,转子无阻尼绕组的PMSM的采用变频技术开环运行时,系统不太稳定,电机效率有所下降,转子温升高,易造成钕铁硼永磁体退磁,危及电机安全运行,有时甚至还会出现失步现象,系统无法运行。PMSM控制系统稳定运行控制都是建立在闭环控制基础之上的,因此如何获取转子位置和速度信号是整个系统中相当重要的一个环节。当前,在大多数调速驱动系统中,最常用的方法是在转子轴上安装位置传感器。但这些传感器增加了系统的成本,降低了系统的可靠性和耐用性。因此,在一些特殊及控制精度要求不很高的场合,无传感器控制将会得到广泛的应用。它通过测量电动机的电流、电压等可测量的物理量,通过特定的观测器策略估算转子位置,提取永磁转子的位置和速度信息,完成闭环控制。本文以无位置传感器PMSM控制系统作为研究对象,介绍了永磁同步电机的结构及其数学模型,详细地阐述了空间矢量脉宽调制(SVPWM)技术的理论基础及其波形的产生机制,并对闭环控制策略进行了研究。鉴于数字信号处理器(DSP)TMS320LF2407控制芯片出色的性能和丰富的外设资源,使用该芯片设计了控制系统的硬件系统和软件系统,通过对整个控制系统的试验调试,实现了永磁同步电机的无位置传感器控制。 本文借助于MATLAB建立了永磁同步电机的仿真数学模型,并根据空间矢量脉宽调制的工作原理,构建了永磁同步电机调速控制系统的仿真模型。系统采用αβ定子静止坐标系下的数学模型,依据滑模变结构控制原理,对永磁电机的转子位置角θe和转速ωe进行实时在线估算,不断修正估算位置^θe,控制定子旋转磁场与转子磁场垂直并保持与转子同步旋转,实现电机的闭环调速运行。理论分析和仿真结果表明,所提出的永磁同步电机无传感器控制方法具有较强的鲁棒性和令人满意的性能。

    标签: 滑模观测器 永磁同步电机 无位置传感器 控制

    上传时间: 2013-04-24

    上传用户:lw852826

  • 基于ARM的温室作物长势远程视频监测系统研究

    本文在充分了解并分析温室监控技术及其配套设施发展现状的基础上,结合目前对温室作物长势诊断技术研究的需求,试图将嵌入式远程视频采集技术应用到温室监测中,综合利用现代电子技术、视频监测技术、网络技术,获取温室作物的生长状况、肥水需求情况以及病虫草害动态等信息的反应载体作物的生长图像,为作物生产管理者或管理决策者提供及时准确的图像数据信息,便于采取各种管理措施。本文的主要研究内容如下: 远程视频监测硬件系统的设计和测试。本系统的主控制器选用以Samsung公司的基于ARM920T内核的微控制器S3C2410A为主控芯片的核心板,它已经完成了最小系统的设计,并扩展了存储器,引出了相应的接口;视频获取设备选用基于中星微zc301p处理器的北大青鸟MPC-30B USB接口摄像头;在最小系统上扩展了USB通信接口、SD卡存储器接口、网络通信接口、液晶显示屏接口、以及JTAG仿真调试接口等;最后完成整个系统的焊接和测试。 嵌入式Windows CE.net操作系统的移植。针对本系统的特点对Windows CE.net操作系统进行裁剪,在Microsoft Platform Builder5.0集成开发环境下,定制一个适合本系统需要的操作系统;针对本硬件系统的特殊性编写相应的系统启动引导程序Bootloader;最后实现WindowsCE.net操作系统的移植和调试。 远程视频监测软件系统的设计和调试。首先给系统的各个外设和接口设计驱动程序,以保证它们能够正常工作,主要是视频采集摄像头驱动程序的设计和调试;在Embedded VisualC++开发环境下,设计视频采集、编码压缩、存储、本地显示和网络传输程序,并完成整个软件系统的调试。在Visual C++6.0开发环境下设计远程监测中心PC机的应用程序,通过网络接收远程传来的图像信息,并加以处理,实现图像信息的网络远程接收、显示、存储等处理工作。 整个软硬件系统联合调试运行结果表明,系统应用于温室作物长势视频图像远程监测是可行的,具有小巧便携、成本低廉、能耗较低等特点;系统采集到的图像信息基本上能够满足温室作物长势诊断研究的要求,具有一定的实用价值。

    标签: ARM 远程 视频监测 系统研究

    上传时间: 2013-05-31

    上传用户:t1213121

  • 基于ARM的PVC软标机数控系统研究与设计

    为了解决当前PVC软标生产技术落后、效率低、质量不稳定、能耗高、工作环境差等问题,本文提出研制集注标、烘烤、冷却的数控PVC软标机方案。 数控PVC软标机控制系统采用“ARM9+RT-Linux”开发模式,将数控技术与嵌入式系统应用有机结合起来,一方面发挥ARM9微处理器高性能、低功耗的特点,使PVC软标机数控系统有较强的数据处理和运动控制能力;另一方面利用实时操作系统RT-Linux的开放性、强大的功能,简化了数控系统软件的开发,缩短了应用系统开发周期。 本文研究的主要内容是基于嵌入式的PVC软标机数控系统硬件设计和软件开发。首先详细介绍了系统各功能模块的硬件电路设计,包括嵌入式最小系统搭建、伺服驱动器接口电路设计、电磁阀接口电路设计、人机交互模块设计、通信模块设计、开关量模块设计等方面内容;然后,基于RT-Linux的嵌入式系统软件实现机理的理论指导下,提出了系统软件的架构,在此基础上详细阐述了软件实现过程:通过对PVC软标机数控系统功能需求及多任务间数据依赖关系的分析,同时结合RT-Linux平台上实时应用软件的结构特点,本文在逻辑架构上对控制系统的实时任务和非实时任务进行了划分,并设计了模块间数据缓冲机制;在时序架构上提出了系统的多任务运行时机分配以及各任务之间正确合理的时序关系,以保证实时任务的实时性和非实时任务能够得到适当运行;在应用软件架构上利用RT-Linux多线程编程技术实现了系统软件的基本功能。最后,针对本系统插补所需的精度和系统实时性要求,利用数据采用直线插补算法实现了系统的插补功能。 目前,PVC软标机数控系统的基本功能已经实现,系统能够在实验平台上稳定运行,基本达到预期目标。关键字:PVC软标;数控系统;插补;RT-Linux;ARM9

    标签: ARM PVC 数控

    上传时间: 2013-04-24

    上传用户:visit8888

  • 基于ARM和uCOS-Ⅱ嵌入式平台的NAND Flash存储驱动系统设计

    随着现代计算机技术和互联网技术的飞速发展,嵌入式系统成为了当前信息行业最热门的焦点之一。ARM以其高性能低功耗的特点成为目前主流的32位嵌入式处理器而在数码产品中广泛使用,随着数码相机的普及,数码相框产品得到推广,数码相框通过一个液晶的屏幕显示数码照片而非纸质照片,数码相框比普通相框更灵活多变,也给现在日益使用的数码相片一个新的展示空间。在嵌入式操作系统方面,uC/OS—Ⅱ凭借其小内核、多任务、丰富的系统服务、容易使用以及源码公开等特点被嵌入式系统开发者广泛用在各种嵌入式设备开发中。uC/FS嵌入式文件系统由于稳定性,可移植性以及与uC/OS—Ⅱ内核的相兼容被广泛用在基于uC/OS—Ⅱ的嵌入式系统开发中。NAND Flash存储器由于其大容量数据存储、高速存取速度、易于擦除和重写、功耗小等特点被广泛应用于便携式电子设备的数据存储、嵌入式系统的程序存储载体中。 本论文的硬件工作平台是艾科公司研发的数码相框芯片方案ARK1600,该平台集成了嵌入式系统设计所需的相关硬件模块。本论文的主要设计目标是在该平台上实现NAND Flash存储设备驱动的系统级方案,即在ARK1600平台上通过构建uC/OS—Ⅱ操作系统以及uC/FS文件系统来实现NAND Flash设备驱动挂接。本论文是在Windows环境下通过ARM ADS实现代码的编译,通过Multi—ICE进行前期调试以及USB—Debug进行后期的系统整合调试。 本论文的主要研究工作具体涉及以下三个的方面:首先研究了ARM相关构架以及uC/OS—Ⅱ操作系统的特点,并在此基础上移植uC/OS—Ⅱ操作系统到ARK1600平台,分析ARK1600硬件体系结构的基础上详细分析了BootLoader的相关概念,并重点阐述了NAND BootLoader程序设计与实现过程;其次在文件系统方面,本论文成功移植uC/FS嵌入式文件系统到ARK1600平台,在移植的过程中采用了动态文件缓冲区算法提高了该文件系统的数据传输效率;最后重点讨论了NAND Flash驱动在ARK1600的实现,主要分析了NAND Flash的数据存储结构,并从物理层,逻辑层和文件系统接口层三个方面具体分析了NAND Flash驱动程序的实现,并在NAND Flash逻辑层驱动实现时通过采用坏块处理表算法实现了NAND的磨损均衡问题。

    标签: Flash uCOS NAND ARM

    上传时间: 2013-07-31

    上传用户:xcy122677

  • AES加、解密算法的FPGA优化设计

    2000年10月2日,美国国家标准与技术研究所宣布采用Rijndael算法作为高级加密标准,并于2002年5月26日正式生效,AES算法将在今后很长一段时间内,在信息安全中扮演重要角色。因此,对AES算法实现的研究就成为了国内外的热点,会在信息安全领域得到广泛的应用。用FPGA实现AES算法具有快速、灵活、开发周期短等优点。 本论文就是针对AES加、解密算法在同一片FPGA中的优化实现问题,在深入分析了AES算法的整体结构、基本变换以及加、解密流程的基础上,对AES算法的加、解密系统的FPGA优化设计进行了研究。主要内容为: 1.确定了实现方案以及关键技术,在比较了常用的结构后,采用了适合高速并行实现AES加、解密算法的结构——内外混合的流水线结构,并给出了总体的设计框图。由于流水线结构不适用于反馈模式,为了达到较高的运算速度,该系统使用的是电码本模式(ECB)的工作方式; 2.对各个子模块的设计分别予以详细分析,结合算法本身和FPGA的特点,采用查表法优化处理了字节代换运算,列混合运算和密钥扩展运算。同时,考虑到应用环境的不同,本设计支持数据分组为128比特,密钥长度为128比特、192比特以及256比特三种模式下的AES算法加、解密过程。完成了AES加、解密算法在同一片FPGA中实现的这个系统的优化设计; 3.利用QLJARTUSII开发工具进行代码的编写工作和综合编译工作,在 MODELSIM中进行仿真并给出仿真结果,给出了各个模块和整个设计的仿真测试结果; 4.和其他类似的设计做了横向对比,得出结论:本设计在保证了速度的基础上实现了资源和速度的均衡,在性能上具有较大的优势。

    标签: FPGA AES 解密 算法

    上传时间: 2013-05-25

    上传用户:wcl168881111111

  • 基于FPGA的双自触发脉冲激光测距关键技术研究

    激光测距技术被广泛应用于现代工业测量、航空与大地的测量、国防及通信等诸多领域。本文从已获得广泛应用的脉冲激光测距技术入手,重点分析了近年提出的自触发脉冲激光测距技术(STPLR)特别是其中的双自触发脉冲激光测距技术(BSTPLR),通过分析发现其核心部件之一就是用于测量激光脉冲飞行时间(周期)的高精度高速计数器,而目前一般的方式是采用昂贵的进口高速计数器或专用集成电路(ASIC)来完成,这使得激光测距仪在研发、系统的改造升级和自主知识产权保护等诸多方面受到制约,同时在其整体性能上特别是在集成化、小型化和高可靠性方面带来阻碍。为此,本文研究了采用现场可编程门阵列(FPGA)来实现脉冲激光测距中的高精度高速计数及其他相关功能,基本解决了以上存在的问题。 论文通过对双自触发脉冲激光测距的主要技术要求和技术指标进行分析,对其中的信号处理单元采用了FPGA+单片机的设计形式。由FPGA主控芯片(EPF10K20TC144-4)作为周期测量模块,在整个测距系统中是信号处理的核心部件,借助其用户可编程特性及很高的内部时钟频率,设计了专用于BSTPLR的高速高精度计数芯片,负责对测距信号产生电路中的时刻鉴别电路输出信号进行计数。数据处理模块则主要由单片机(AT89C51)来实现。系统可以通过键盘预置门控信号的宽度以均衡测量的精度和速度,测量结果采用7位LED数码管显示。本设计在近距离(大尺寸)范围内实验测试时基本满足设计要求。

    标签: FPGA 自触发脉冲 激光测距 关键技术

    上传时间: 2013-04-24

    上传用户:dapangxie