FPGA和DSP的设计可靠性及可维护性对比.pdf
上传时间: 2013-08-28
上传用户:pei5
基于DSP和FPGA的运动控制板的开发,讲dsp跟fpga连接的
上传时间: 2013-08-28
上传用户:blacklee
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
上传时间: 2013-08-28
上传用户:asdfasdfd
数据采集 基于DSP和FPGA的高精度数据采集卡设计
上传时间: 2013-08-29
上传用户:2728460838
基于FPGA加密芯片设计论文(AES和DES算法)
上传时间: 2013-08-29
上传用户:weixiao99
ARM和CPLD的JTAG的原理图,以及PCB图,为公司做的,顺便发出来,有需要的可以下栽
上传时间: 2013-08-29
上传用户:windypsm
详细描述了在FPGA/CPLD设计过程中应注意的地方,和如何提高设计效率,对FPGA设计者有很好的帮助
上传时间: 2013-08-29
上传用户:wfeel
用s3c44b0x和 CIS(ContactImage Sensor) 传感器接口
标签: ContactImage s3c44b0x Sensor CIS
上传时间: 2013-08-30
上传用户:chens000
8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A\r\n 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF\r\n 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF\r\n 为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
上传时间: 2013-08-30
上传用户:cainaifa
USB、串口、并口是PC机和外设进行通讯的常用接口,但对于数据量大的图像来说,若利用串行RS-232协议进行数据采集,速度不能达到图像数据采集所需的要求;而用USB进行数据采集,虽能满足所需速度,但要求外设必须支持USB协议,而USB协议与常用工程软件的接口还不普及,给使用带来困难。有些用户为了利用标准并行口(SPP)进行数据采集,但SPP协议的150kb/s传输率对于图像数据采集,同样显得太低。因此,为了采集数据量大的图像数据,本文采用了具有较高传输速率的增强型并行口协议(EPP)和FPGA,实现对OV
上传时间: 2013-08-31
上传用户:wsf950131