用Verilog实现的以太网接口!!!!!!!!!!!!!!!!!!
上传时间: 2013-07-13
上传用户:LSPSL
该文着重研究了稀土永磁(REPM)无刷直流电动机(BLDCM)的高性能控制技术.在全面分析了稀土永磁无刷直流电动机的结构特点、工作原理、运行方式以及外部特性的基础上,通过系统建模和数字仿真分析,分别针对航空低压直流(LVDC)和高压直流(HVDC)两种电动机构用永磁无刷电动机,在小范围转速连续调节下的闭环稳速控制技术进行了详细理论研究,提出了利用转子位置传感器信号间接测量电机转速进行电机转速闭环稳速控制的策略.同时就两套无刷直流电动机控制器的硬件电路和软件程序问题进行了重点工程设计,采用了高性能的AT89C2051和AT89C51单片机作为微处理器,用数字软件技术对电机进行调速和转速闭环控制,使电机在一定范围内能够进行精确调速和速度稳定控制.通过优化设计、软硬件结合,实现了控制器小型化,提高了控制器可靠性,减小了体积与重量.永磁无刷直流电动机控制器样机的测试结果表明:电机转速可在要求范围内连续调节,在几乎三倍的额定转矩范围内,电机转速在设定值下可保持高于指标精度的稳定工作,控制器之间通用性强、散热可靠.
上传时间: 2013-07-03
上传用户:chens000
MF125型万用表电路图
上传时间: 2013-04-24
上传用户:古谷仁美
本文主要考虑用单片机来实现公交车辆的自动考核与报站。文中介绍了系统设计的基本思路,详细设计分硬件和软件两方面,硬件主要包括:最小系统、显示部分电路、计数部分电路和语音电路等。软件部分介绍了主要
上传时间: 2013-06-21
上传用户:afeiafei309
本标准规定了绘制各种电气图用的图形符号总则电气图用图形符号国家标准包括以下个部分总则符号要素限定符号和常用的其他符号导线和连接器件无源元件半导体管和电子
上传时间: 2013-05-19
上传用户:prczsf
地铁信号设备中输入输出设备是信号逻辑和现场设备之间的接口,有着四高(高安全,高可靠,高可维护,高可用)要求,目前信号系统厂家的传统做法是整个信号系统产品由一家公司来完成,可是随着技算机技术的快速发展,逻辑部份目前已可以采用通用COTS产品,而输入输出部分还是需要各个信号厂家自己设计和生产,因此设计出一款通用型的输入输出控制器已成地铁行业的发展方向。 为了满足以上要求,本文从实际应用角度出发,使信号系统的产品更加的开放透明,设计出基于ARM的地铁用安全型的智能I/O,从而使信号系统设计可以方便地和现场信号设备接口。 在硬件上采用冗余设计,以ARM为主处理器,整个系统无单点硬件故障,采集部分采用动态异或输入设计,驱动部分采用安全驱动设计。 基于ARM的地铁用安全智能I/O严格遵循欧洲铁路信号产品的标准,使系统的安全性,可靠性,可用性和可维护性有了充分的保障。 本文主要介绍了地铁用安全型智能I/O控制器的设计和实现,包括设计思想,具体实施,硬件和软件的设计等。
上传时间: 2013-06-12
上传用户:ljthhhhhh123
万用表检修彩色电视机开关电源,可以轻松学会维修电视机
上传时间: 2013-08-02
上传用户:vendy
本文首先在介绍多用户检测技术的原理以及系统模型的基础上,对比分析了几种多用户检测算法的性能,给出了算法选择的依据。为了同时克服多址干扰和多径干扰,给出了融合多用户检测与分集合并技术的接收机结构。 接着,针对WCDMA反向链路信道结构,介绍了扩频使用的OVSF码和扰码,分析了扰码的延时自相关特性和互相关特性,指出了存在多址干扰和多径干扰的根源。在此基础上,给出了解相关检测器的数学公式推导和结构框图,并仿真研究了用户数、扩频比、信道估计精度等参数对系统性能的影响。 常规的干扰抵消是基于chip级上的抵消,需要对用户信号重构,因此具有较高的复杂度。在解相关检测器的基础上,衍生出符号级上的干扰抵消。通过仿真,给出了算法中涉及的干扰抑制控制权值、干扰抵消级数等参数的最佳取值,并进行了算法性能比较。仿真结果验证了该算法的有效性。 最后,介绍了WCDMA系统移动台解复用技术的硬件实现,在FPGA平台上分别实现了与基站和安捷伦8960仪表的互联互通。
上传时间: 2013-07-29
上传用户:jiangxin1234
随着电信数据传输对速率和带宽的要求变得越来越迫切,原有建成的网络是基于话音传输业务的网络,已不能适应当前的需求.而建设新的宽带网络需要相当大的投资且建设工期长,无法满足特定客户对高速数据传输的近期需求.反向复用技术是把一个单一的高速数据流在发送端拆散并放在两个或者多个低速数据链路上进行传输,在接收端再还原为高速数据流.该文提出一种基于FPGA的多路E1反向复用传输芯片的设计方案,使用四个E1构成高速数据的透明传输通道,支持E1线路间最大相对延迟64ms,通过链路容量调整机制,可以动态添加或删除某条E1链路,实现灵活、高效的利用现有网络实现视频、数据等高速数据的传输,能够节省带宽资源,降低成本,满足客户的需求.系统分为发送和接收两部分.发送电路实现四路E1的成帧操作,数据拆分采用线路循环与帧间插相结合的方法,A路插满一帧(30时隙)后,转入B路E1间插数据,依此类推,循环间插所有的数据.接收电路进行HDB3解码,帧同步定位(子帧同步和复帧同步),线路延迟判断,FIFO和SDRAM实现多路数据的对齐,最后按照约定的高速数据流的帧格式输出数据.整个数字电路采用Verilog硬件描述语言设计,通过前仿真和后仿真的验证.以30万门的FPGA器件作为硬件实现,经过综合和布线,特别是写约束和增量布线手动调整电路的布局,降低关键路径延时,最终满足设计要求.
上传时间: 2013-07-16
上传用户:asdkin
SignalTap II 内嵌逻辑分析仪是Altera 公司Quartus II 软件中内嵌的一种调试程序,通过把一段执行逻辑分析功能 的代码和客户的设计组合在一起编译、布局布线,完成传统逻辑分析仪的功能。介绍了SignalTap II 的基本内容、实现原理以及 在实际工程中的应用环境。结合ATM交换矩阵的设计实例,详细阐述了用SignalTapII 对FPGA 调试的具体方法和调试步骤, 以及在工程中的使用全过程。分析比较了该方法与传统的外置式逻辑分析仪的优劣,对SignalTap II 应用条件进行了阐述。
标签: SignalTapII FPGA 逻辑分析仪 调试
上传时间: 2013-07-13
上传用户:古谷仁美