异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
上传时间: 2013-08-08
上传用户:13817753084
CPLD初始化程序,用于DSP5416与SAA7111A的时序控制初始化.
上传时间: 2013-08-08
上传用户:cc1915
详细介绍了 关于xilinx FPGA的内部结构,熟悉内部结构对于编写高效的代码有十分重要的作用
上传时间: 2013-08-09
上传用户:dumplin9
FPGAcpld结构分析 pga的EDA设计方法 fpga中的微程序设计 复杂可编程逻辑器件cpld专题讲座(Ⅴ)──cpld的应用和实现数字逻 一种使用fpga设计的DRAM控制器 用cpld器件实现24位同步计数器的设计
上传时间: 2013-08-10
上传用户:yph853211
FPGA简:讲述了FPGA的基本概念、结构、发展
上传时间: 2013-08-11
上传用户:410805624
使用FPGA实现直方图基本处理——均衡化、规定化的例子
上传时间: 2013-08-16
上传用户:bensonlly
一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns
上传时间: 2013-08-16
上传用户:467368609
一种基于FPGA实现的FFT结构\\r\\n调从基本元器件开始的计算机硬件系统的设计与实现,大多设置在自动控制系,形成了与应用系统结合的计算机教育。 1966年多处理器平台FPGA 学习目标 (1) 理解为什么嵌入式系统使用多处理器 (2) 指出处理器中CPU和硬件逻辑的折衷
上传时间: 2013-08-20
上传用户:linlin
自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
上传时间: 2013-08-20
上传用户:wanqunsheng
对CPLD学习者有帮助,既讲解了硬件的结构,又讲述了VHDL语言的应用
上传时间: 2013-08-20
上传用户:leyesome