1引言随着CCD技术的飞速发展,传统的时序发生器实现方法如单片机D口驱动法,EPROM动法,直接数字驱动法等,存在着调试困难、灵活性较差、驱动时钟频率低等缺点,已不能很好地满足CCD应用向高速化,小型化,智能化发展的需要。而可编程逻辑器件CPLD具有了集成度高、速度快、可靠性好及硬件电路易于编程实现等特点,可满足这些需要,而且其与VHDL语言的结合可以更好地解决上述问题,非常适合CCD驱动电路的设计。再加上可编程逻辑器件可以通过软件编程对其硬件的结构和工作方式进行重构,从而使得硬件的设计可以如同软件设计那样方便快捷,本文以东芝公司TCD1702C为例,阐述了利用CPLD技术,在分析其驱动时序关系的基础上,使用VHDL语言实现了CCD驱动的原理和方法。2线阵的工作原理及驱动时序分析TCD1702C为THOSHBA公司生产的一种有效像元数为7500的双沟道二相线阵CCD,其像敏单元尺寸为7um×7um×7um长宽高。中心距亦为7um.最佳工作频率IMHzTCD1702C的原理结构如图1所示。它包括:由存储电极光敏区和电荷转移电极转移栅组成的摄像机构,两个CCD移位寄存器,输出机构和补偿机构四个部分,如图1所示,
上传时间: 2022-06-23
上传用户:
超大规模集成电路--系统和电路的设计原理 NLC版
上传时间: 2013-07-17
上传用户:eeworm
专辑类-实用电子技术专辑-385册-3.609G 超大规模集成电路-系统和电路的设计原理-290页-5.2M-NLC版.zip
上传时间: 2013-04-24
上传用户:huql11633
本文讲述了一种运用于功率型MOSFET 和IGBT 设计性能自举式栅极驱动电路的系统方法,适用于高频率,大功率及高效率的开关应用场合。不同经验的电力电子工程师们都能从中获益。在大多数开关应用中
上传时间: 2013-04-24
上传用户:520
自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
上传时间: 2013-08-20
上传用户:wanqunsheng
利用Multisim 10仿真软件对共射极放大电路进行了计算机辅助设计和仿真。运用直流工作点对静态工作点进行了分析和设定;利用波特图示仪分析了电路的频率特性;对电压增益、输入电阻和输出电阻进行了仿真测试,测试结果和理论计算值基本一致。研究表明,Multisim 10仿真软件具有强大的设计和仿真分析功能,可以缩短设计周期,保障操作安全,方便调试、节省成本和提高设计质量等。
上传时间: 2014-12-23
上传用户:dianxin61
基于硬件集实现了8路彩灯控制,应用555定时器设计了频率为1 Hz的时钟电路,为系统提供时钟信号;将74LS161设计成16进制电路,利用其输出的低三位QCQBQA生成自动加1,循环变化的地址信号,为译码器提供3位地址输入;将74LS138设计成8路时分电子开关,控制8路彩灯轮流通断。基于Multisim对设计电路仿真,仿真结果证明了设计电路功能与理论分析的一致性,对电路的仿真波形表明,系统彩灯循环周期为8 s,每灯持续点亮时间为1 s。
上传时间: 2013-11-16
上传用户:二十八号
来自系统仿真学报的论文:matlab在模糊控制系统设计和仿真的应用
上传时间: 2013-12-26
上传用户:waizhang
代码名称:组合逻辑电路仿真器 代码说明:组合逻辑电路仿真器 工具/平台:VC++ 作者:上官晨寰 邮件地址:sgch1982@163.com
上传时间: 2015-06-20
上传用户:zhangyigenius
基于AR和uCLinux的CAN接口电路的设计,值得一看
上传时间: 2013-11-29
上传用户:refent