虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

线补偿

  • 全数字伺服系统中死区效应的补偿方法.pdf

    目前,在伺服控制系统中,通常采用三相电压型逆变器来驱动伺服电机。桥式电路中为避免同一桥臂开关器件的直通现象, 必须插入死区时间。死区时间和开关器件的非理想特性往往会造成输出电压、电流的畸变,从而造成电机转矩的脉动,影响系统工作性能。因此,必须对电压型逆变器中的死区效应进行补偿。

    标签: 全数字 伺服系统 死区

    上传时间: 2013-04-24

    上传用户:萌萌哒小森森

  • 串行下载线的原理图

    有关于串行下载线的原理图,大家来看看吧多大

    标签: 串行 下载线 原理图

    上传时间: 2013-07-24

    上传用户:miaochun888

  • FPGA用于160Gbs高速光纤通信系统中PMD补偿的研究

    偏振模色散(PMD)是限制光通信系统向高速率和大容量扩展的主要障碍,尤其是160Gb/s光传输系统中,由PMD引起的脉冲畸变现象更加严重。为了克服PMD带来的危害,国内外已经开始了对PMD补偿的研究。但是目前的补偿系统复杂、成本高且补偿效果不理想,因此采用前向纠错(FEC)和偏振扰偏器配合抑制PMD的方法,可以实现低成本的PMD补偿。 在实验中将扰偏器连入光时分复用系统,通过观察其工作前后的脉冲波形,发现扰偏器的应用改善了系统的性能。随着系统速率的提高,对扰偏器速率的要求也随之提高,目前市场上扰偏器的速率无法满足160Gb/s光传输系统要求。通过对偏振扰偏器原理的分析,决定采用高速控制电路驱动偏振控制器的方法来实现高速扰偏器的设计。扰偏器采用铌酸锂偏振控制器,其响应时间小于100ns,是目前偏振控制器能够达到的最高速率,但是将其用于160Gb/s高速光通信系统扰偏时,这个速率仍然偏低,因此,提出采用多段铌酸锂晶体并行扰偏的方法,弥补铌酸锂偏振控制器速率低的问题。通过对几种处理器的分析和比较,选择DSP+FPGA作为控制端,DSP芯片用于产生随机数据,FPGA芯片具有丰富的I/O引脚,工作频率高,可以实现大量数据的快速并行输出。这样的方案可以充分发挥DSP和FPGA各自的优势。另外对数模转换芯片也要求响应速度快,本论文以FPGA为核心,完成了FPGA与其它芯片的接口电路设计。在QuartusⅡ集成环境中进行FPGA的开发,使用VHDL语言和原理图输入法进行电路设计。 本文设计的偏振扰偏器在高速控制电路的驱动下,可以实现大量的数据处理,采用多段铌酸锂晶体并行工作的方法,可以提高偏振扰偏器的速率。利用本方案制作的扰偏器具有高扰偏速率,适合应用于160Gb/s光通信系统中进行PMD补偿。

    标签: FPGA 160 Gbs PMD

    上传时间: 2013-04-24

    上传用户:suxuan110425

  • PCB板的线宽、覆铜厚度与通过的电流对应的关系

    PCB板的线宽、覆铜厚度与通过的电流对应的关系 宽度(mm) 电流(A) 宽度(mm) 电流(A) 宽度(mm) 电流(A)0.15 0.2 0.15 0.5 0.15

    标签: PCB 覆铜 电流

    上传时间: 2013-06-28

    上传用户:gzming

  • 热电偶冷端温度补偿器的研制

    在温差电偶实验中,要保持冷端温度恒定,通常是将其冷端置于冰水混和物中。这种方法需要制冰,实验准备复杂,且效果也不很理想。对实验进行改进,制作一台冷端温度补偿器,用其取代冰水混和物。实践证明,补偿器工作

    标签: 热电偶 温度 补偿器

    上传时间: 2013-05-27

    上传用户:hongmo

  • allegro如何走蛇行线(delay tune)

    蛇行线(delay tune)1. 前言蛇行线可在Allegro 中藉由elong_by_pick 自动完成.若想以半自动方式则可用

    标签: allegro 64008 delay tune

    上传时间: 2013-06-25

    上传用户:allen-zhao123

  • PCB板的线宽、覆铜厚度对应的关系

    PCB板的线宽、覆铜厚度与通过的电流对应的关系,可作为PCB设计时的参考资料。

    标签: PCB 覆铜

    上传时间: 2013-06-16

    上传用户:liansi

  • 几种用于FPGA的新型有效混合布线算法

    采用现场可编程门阵列(FPGA)可以快速实现数字电路,但是用于生成FPGA编程的比特流文件的CAD工具在编制大规模电路时常常需要数小时的时间,以至于许多设计者甚至通过在给定FPGA上采用更多的资源,或者以牺牲电路速度为代价来提高编制速度。电路编制过程中大部分时间花费在布线阶段,因此有效的布线算法能极大地减少布线时间。 许多布线算法已经被开发并获得应用,其中布尔可满足性(SAT)布线算法及几何查找布线算法是当前最为流行的两种。然而它们各有缺点:基于SAT的布线算法在可扩展性上有很大缺陷;几何查找布线算法虽然具有广泛的拆线重布线能力,但当实际问题具有严格的布线约束条件时,它在布线方案的收敛方面存在很大困难。基于此,本文致力于探索一种能有效解决以上问题的新型算法,具体研究工作和结果可归纳如下。 1、在全面调查FPGA结构的最新研究动态的基础上,确定了一种FPGA布线结构模型,即一个基于SRAM的对称阵列(岛状)FPGA结构作为研究对象,该模型仅需3个适合的参数即能表示布线结构。为使所有布线算法可在相同平台上运行,选择了美国北卡罗来纳州微电子中心的20个大规模电路作为基准,并在布线前采用VPR399对每个电路都生成30个布局,从而使所有的布线算法都能够直接在这些预制电路上运行。 2、详细研究了四种几何查找布线算法,即一种基本迷宫布线算法Lee,一种基于协商的性能驱动的布线算法PathFinder,一种快速的时延驱动的布线算法VPR430和一种协商A

    标签: FPGA 布线算法

    上传时间: 2013-05-18

    上传用户:ukuk

  • USB2.0走线要点

    在绘制USB电源线、信号地和保护地时,应注意以下几点: ①USB插座的1、2、3、4脚应在信号地的包围范围内,而不是在保护地的包围范围 内。 ②USB差分信号线和其他信号线在走线的时候不应与保护地层出现交叠。 ③电源层和信号地层在覆铜的时候要注意不应与保护地层出现交叠。 ④电源层要比信号地层内缩20D,D为电源层与信号地层之间的距离。 ⑤如果差分线所在层的信号地需要大面积覆铜,注意信号地与差分线之间要保证 35 mil以上的间距,以免覆铜后降低差分线的阻抗。

    标签: USB 2.0 走线

    上传时间: 2013-04-24

    上传用户:LCMayDay

  • PCB板蛇形走线的作用

    PCB板蛇形走线的作用 PCB板蛇形走线的作用

    标签: PCB 蛇形 线的作用

    上传时间: 2013-06-14

    上传用户:cee16