虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

线的设计

  • 线阵CCD图像传感器驱动电路的设计.

    摘要:随着CCD性能的不断提高,CCD技术在军、民用领域都得到了广泛的应用。介绍了TCDI501C线阵CCD的驱动电路设计,详细介绍了用VHDL完成的CCD图像传感器驱动时序设计和视频输出差分信号驱动电路的设计。关键词:线阵CCD;图像传感器:仪器仪表放大器;差分驱动1引言电荷耦合器件(CCD,Charge Couple Device)是20世纪60年代末期出现的新型半导体器件。目前随着CCD器件性能不断提高,在图像传感、尺寸测量及定位测控等领域的应用日益广泛,CCD应用的前端驱动电路成本价格昂贵,而且性能指标受到生产厂家技术和工艺水平的制约,给用户带来很大的不便。CCD驱动器有两种:一种是在脉冲作用下CCD器件输出模拟信号,经后端增益调整电路进行电压或功率放大再送给用户;另一种是在此基础上还包含将其模拟量按一定的输出格式进行数字化的部分,然后将数字信息传输给用户,通常的线阵CCD摄像机就指后者,外加机械扫描装置即可成像。所以根据不同应用领域和技术指标要求,选择不同型号的线阵CCD器件,设计方便灵活的驱动电路与之匹配是CCD应用中的关键技术之一。

    标签: ccd 图像传感器 驱动电路

    上传时间: 2022-06-23

    上传用户:

  • 基于CPLD和VHDL的一种线阵CCD驱动电路的设计

    1引言随着CCD技术的飞速发展,传统的时序发生器实现方法如单片机D口驱动法,EPROM动法,直接数字驱动法等,存在着调试困难、灵活性较差、驱动时钟频率低等缺点,已不能很好地满足CCD应用向高速化,小型化,智能化发展的需要。而可编程逻辑器件CPLD具有了集成度高、速度快、可靠性好及硬件电路易于编程实现等特点,可满足这些需要,而且其与VHDL语言的结合可以更好地解决上述问题,非常适合CCD驱动电路的设计。再加上可编程逻辑器件可以通过软件编程对其硬件的结构和工作方式进行重构,从而使得硬件的设计可以如同软件设计那样方便快捷,本文以东芝公司TCD1702C为例,阐述了利用CPLD技术,在分析其驱动时序关系的基础上,使用VHDL语言实现了CCD驱动的原理和方法。2线阵的工作原理及驱动时序分析TCD1702C为THOSHBA公司生产的一种有效像元数为7500的双沟道二相线阵CCD,其像敏单元尺寸为7um×7um×7um长宽高。中心距亦为7um.最佳工作频率IMHzTCD1702C的原理结构如图1所示。它包括:由存储电极光敏区和电荷转移电极转移栅组成的摄像机构,两个CCD移位寄存器,输出机构和补偿机构四个部分,如图1所示,

    标签: cpld vhdl ccd 驱动电路

    上传时间: 2022-06-23

    上传用户:

  • 双电源自动转换器的设计与研究.rar

    本文首先分析了双电源自动转换器的现状和发展趋势,然后具体阐述了所设计的双电源自动转换装置的硬件、软件系统的原理与设计方法,最后对双电源自动转换器的抗干扰性进行了研究,给出了一些可行的软硬件抗干扰措施,为整个系统的可靠稳定工作提供了保障。 双电源自动转换器(ATSE)是一种广泛应用于工矿企业、交通、医院等重要部门以提高供电可靠性的装置。现代双电源自动转换器是以CPU 为核心单元,具有自动检测自身故障、自动测量、自动控制、与远方控制中心通信等功能的智能电器。随着我国工业的发展、自动化程度的普及、人类生活质量的不断改善,人们对电源可靠性的要求越来越迫切,由此双电源转换器的重要性日益提高。 本文选取了微控制器(PIC18F458)、软件开发工具(MPLAB C18)和性能可靠、抗干扰性强的硬件器件,设计了满足转换系统功能要求的硬件电路,其中主要包括系统单元电路、信号检测处理电路、输出控制电路以及人机交互的硬件电路。利用C 语言和汇编语言编制了控制软件,并且采用了模块化的设计方法,主要功能模块包括:频率检测模块,电压检测模块,按键检测模块,显示模块,通信模块等。 借助MPLAB-IDE 集成开发环境软件包来进行编程、离线仿真,与在线调试器配合使用进行在线调试、编程及程序下载。这使得该装置的设计开发变得更容易。

    标签: 双电源 自动 转换器

    上传时间: 2013-04-24

    上传用户:zsjinju

  • 线束导通检测与管线气密检测系统的设计.rar

    线束导通检测与管线气密检测系统是一种保证线束质量和可靠性以及管线密闭性的最基本测试仪器,它可以剔除大量线束连接中出现的短路、断路、误配线和接触不良等故障,也可以用于检测管线的气密性是否符合实际生产要求,从而提高相关工业产品的质量及稳定性。 本文详细介绍了线束导通检测与管线气密检测系统的硬件制作及软件设计。论文首先阐述了课题背景和线束导通检测与管线气密检测装置发展的国内外现状,同时对线束测试的基本原理和几种常见的失效模式进行了分析。随后详细介绍本系统的总体设计方案和设计思路以及系统的结构组成。文章主体主要分为三大部分内容,第一部分为线束检测系统的设计,第二部分为管线气密检测系统的设计,第三部分为检测信息编辑PC机软件的设计。三大部分涵盖软、硬件的设计研究,但在设计及功能上相对独立,故分开进行介绍。 作为第一部分线束检测系统设计的开头篇,第二章详细介绍了系统的导通检测、数据读写、人机交互等各个模块的硬件设计。第三章以第二章所介绍的硬件结构为基础,从线束检测算法、数据通信、数据存取等方面逐层进行探讨,从而完成对线束检测系统软件部分的介绍。按照第一部分的模式,第二部分所包含的四、五两章对本系统中的管线气密检测部分分别从硬件和软件的角度进行详细介绍和深度剖析。第三部分主要介绍基于MFC的PC机信息编辑软件的开发,分别从开发工具、软件架构、算法等方面进行详尽的阐述。 本论文介绍的汽车线束检测系统可以支持最多1024个线束点,8路气密管线的检测,并且能管理并存储线束测试的大量数据,方便操作人员查看线束测试情况,同时线束检测部分具有自学习功能,应用前景十分广阔。

    标签: 线束 导通 检测

    上传时间: 2013-04-24

    上传用户:lmq0059

  • 基于FPGA的通用异步收发器的设计.rar

    通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。

    标签: FPGA 异步收发器

    上传时间: 2013-08-02

    上传用户:rocketrevenge

  • FPGA中多标准可编程IO端口的设计.rar

    现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。

    标签: FPGA 标准 可编程

    上传时间: 2013-05-15

    上传用户:shawvi

  • 基于单片机控制的步进电机调速系统的设计.zip

    论文于单片机控制的基步进电机调速系统的设计 摘要: 步进电机是将电脉冲信号转变为角位移或线位移的开环控制元件。在非超载的情况下,电机的转速、停止的位置只取决于脉冲信号的频率和脉冲数,而不受负载变化的影响,即给电机加一个脉冲信号,电机则转过一个步距角。这一线性关系的存在,加上步进电机只有周期性的误差而无累积误差等特点。使得在速度、位置等控制领域用步进电机来控制变的非常的简单。步进电机的调速一般是改变输入步进电机的脉冲的频率来实现步进电机的调速,因为步进电机每给一个脉冲就转动一个固定的角度,这样就可以通过控制步进电机的一个脉冲到下一个脉冲的时间间隔来改变脉冲的频率,延时的长短来具体控制步进角来改变电机的转速,从而实现步进电机的调速。在本设计方案中采用AT89C51型单片机内部的定时器改变CP脉冲的频率从而实现对步进电机的转速进行控制,实现电机调速与正反转的功能。

    标签: zip 单片机控制 步进电机 调速系统

    上传时间: 2013-06-15

    上传用户:yw14205

  • 基于ARM的海洋台站自动观测系统的设计

    海洋台站自动观测系统是一套应用于海滨观测的仪器设备,负责对气象、水文参数进行实时观测。诸多的参数通过相应的传感器进行测量,海洋台站自动观测系统对测量的信息进行汇总,再将其通过有线或无线的通讯方式传输到各级海洋环境监测预报中心,供天气预报和海洋预报使用。 本文以我国“海洋台站自动观测系统政府采购计划”为背景,重点设计了低成本、低功耗、高性能、高可靠性的新型海洋台站自动观测系统。本课题主要研究基于arm7+uClinux海洋台站自动观测系统的设计与开发。根据实际的需要,分析海洋台站自动观测系统的整体要求,对传感器进行选型,进行方案设计,完成整个系统的搭建。为了降低系统功耗,CPU所采用的是Samsung公司推出的无内存管理单元的处理器S3C44BO,设计了8MFLASH、64MSDRAM、液晶、USB以及键盘等相关电路。同时,为了减少驱动开发所带来的不便,使用TL16C554A对串口电路进行了扩展,便于数据处理,也使得系统具有更好的可扩展性。软件方面设计主要涉及了BootLoader引导装载程序的建立,选用uClinux操作系统,并对其内核进行配置和裁剪,添加源代码中没有的驱动程序。为了缩短研发周期和降低开发难度,选用MiniGUI作为图形用户界面系统,深入分析了MiniGUI的结构、原理,并将其移植到uClinux系统中。本系统采用的是MiniGUI-Threads多线程模式,主线程协调各个线程进行相应的数据处理。为了使系统操作变得直观、简单,对用户界面进行了初步设计,使用复用I/O的方法解决多串口通讯容易造成的数据阻塞问题。此外,为了更好的将台站所测得的信息量发送给海洋环境监测预报中心,需要完善通讯协议以便于数据交换。 最后,根据本系统实际研究开发结果,总结分析了系统的特点,并对下一步设计工作进行了展望。

    标签: ARM 海洋 测系统 自动

    上传时间: 2013-07-12

    上传用户:juyuantwo

  • 基于ARM和LINUX的车载监控终端的设计与实现

    本文在结合全球卫星定位系统(GPS)和通用分组无线业务(GPRS)的基础之上,利用嵌入式开发技术,采用ARM9为核心,设计开发了一个基于ARM和Linux的功能强大的车载监控终端。嵌入式车载监控终端是车载监控系统的重要组成部分。车载监控终端主要由GPS定位模块、ARM监控终端和GPRS通讯模块构成。GPS定位模块主要是接收来自定位卫星的GPS信号,传送给ARM监控终端,监控终端对数据解析后将位置信息与电子地图匹配显示在监控终端的LCD屏上,并定时通过GPRS模块向后台监控中心发送GPS定位数据实现实时监控,同时GPRS模块也接收从后台监控中心发来的指令,通过解析从而控制车载终端本地工作实现特定的功能。本文首先对车载监控系统的组成、功能以及关键技术进行了分析;然后阐述了车载监控终端硬件设计及实现方法;最后完成了车载监控终端的应用软件的设计及实现。软件上采用模块化结构、多线程编程和Socket编程技术,实现了多通道高速数据获取。 实验结果证明,基于ARM和Linux的车载监控终端定位精度高,实时性好,数据传输及时可靠,实现了监控的基本功能,可以满足实用化要求。

    标签: LINUX ARM 车载 监控终端

    上传时间: 2013-06-17

    上传用户:杜莹12345

  • FPGAIP核的设计

    FPGA能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护升级成本,广泛地应用在电子系统中.随着集成电路向着片上系统(SoC)的发展,需要设计出FPGA IP核用于SoC芯片的设计.该论文的工作围绕FPGA IP核的设计进行,在FPGA结构设计优化和FPGAIP接口方案设计两方面进行了研究.设计改进了适用于数据通路的FPGA新结构——FDP.设计改进了可编程逻辑单元(LC);对可编程连线作为"2层2类"的层次结构进行组织,进行了改进并确定了各种连线的通道宽度;结合对迷宫布线算法的分析以及benchmark电路实验的方法,提出了用于分段式网格连线的开关盒和连接盒新结构,提高连线的面积利用效率.在FPGA IP核的接口方案上,基于边界扫描测试电路提出了FPGA IP核的测试方案;结合扩展边界扫描测试电路得到的编程功和自动下载电路,为FPGA IP核提供了具有两种不同编程方法的编程接口.采用SMIC 0.35um 3层金属CMOS工艺,实现了一个10万系统门规模的FDP结构,并和编程、测试接口一起进行版图设计,试制了FDP100k芯片.FDP100k中包括了32×32个LC,128个可编程IO单元.在FDP100k的芯片测试中,对编程寄存器、各种可编程资源进行测试,并完成电路实现、性能参数测试以及IP核接口的测试,结果表明FPGA IP核的整体功能正确.

    标签: FPGAIP

    上传时间: 2013-04-24

    上传用户:gokk