虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

级联电路

  • 基于FPGA的光接收机数据恢复电路

    随着信息产业的不断发展,人们对数据传输速率要求越来越高,从而对数据发送端和接收端的性能都提出了更高的要求。接收机的一个重要任务就是在于克服各种非理想因素的干扰下,从接收到的被噪声污染的数据信号中提取同步信息,并进而将数据正确的恢复出来。而数据恢复电路是光纤通信和其他许多类似数字通信领域中不可或缺的关键电路,其性能决定了接收端的总体性能。 目前,数据恢复电路的结构主要有“时钟提取”和“过采样”两种结构。基于“过采样”的数据恢复方法的关键是过采样,即通过引入参考时钟,并增加时钟源个数的方式来代替第一种方法中的“时钟提取”。与“时钟提取”的数据恢复方法相比,基于“过采样”的数据恢复方法在性能上还有较大的差距,但是后者拥有高带宽、立即锁存能力、较低的等待时间和更高的抖动容限,更易于通过数字的方法实现,实现更简单,成本更低,并且这是一种数字化的模拟技术。如果能通过“过采样”方法在普通的逻辑电路上实现622.08Mb/s甚至更高速率的数据恢复,并将它作为一个IP模块来代替专用的时钟恢复芯片,这无疑将是性能和成本的较好结合。 本文主要研究“过采样”数据恢复电路的基本原理,通过全数字的设计方法,给出了在低成本可编程器件FPGA上实现数据恢复电路两种不同的过采样的实现方案,即基于时钟延迟的过采样和基于数据延迟的过采样。基于时钟延迟的过采样数据恢复电路方案,通过测试验证,其最高恢复的数据传输率可达到640Mb/s。测试结果表明,采用该方案实现的时钟恢复电路可工作在光纤通信系统STM-4速率级,即622.08MHz频率上,各方面指标基本符合要求。

    标签: FPGA 光接收机 数据恢复 电路

    上传时间: 2013-04-24

    上传用户:axxsa

  • 精密延时电路在UWB雷达发射机

    超宽带冲激雷达是一种新体制雷达,其发射信号是无高频载频,宽度仅为纳秒级的冲激脉冲。得益于这种特殊的发射信号,超宽带冲激雷达具有优异的探测性能和广泛的应用前景。自然地,对于发射机的研究,在超宽带冲激雷达研究领域有着极其重要的地位。本文在超宽带冲激雷达实验系统的基础上,对其发射机进行了深入研究,主要内容如下: 1、介绍了超宽带冲激雷达发射机,尤其是脉冲源的原理及设计。 2、分析了决定超宽带冲激雷达探测距离的因素。在此基础上寻求通过提高发射信号脉冲重复频率来增大发射机的能量输出;提出了一种提高脉冲重复频率的方法。设计了基于现场可编程门阵列的延时控制电路,对提高脉冲重复频率予以工程实现。 3、提出了超宽带冲激雷达波束扫描的实现方法:通过精密控制各发射机脉冲源触发时间,在各路发射信号之间产生一定的延时。设计了运用现场可编程门阵列实现这种控制的精密延时电路。

    标签: UWB 精密 延时电路 雷达发射机

    上传时间: 2013-08-05

    上传用户:564708051@qq.com

  • 基于DSPFPGA的捷联惯性导航系统设计

    在惯性导航系统中,捷联式惯性导航系统以其体积小、成本低和可靠性高等优点正逐步取代平台式惯性导航系统,成为惯性导航系统的发展趋势。    为了适应捷联惯性导航系统小型化、低成本和高性能的发展方向,本文设计了DSP与FPGA相结合的系统方案:系统采用MEMS器件和高性能A/D转换器构成惯性信号检测单元,FPGA进行I/O控制,DSP完成导航计算。方案综合考虑了系统成本、计算速度、精度、体积等各方面的因素,并通过GPS、磁航向计等信息融合进一步提高导航精度。    数据采集是捷联惯导系统设计的关键,本文数据采集由信号调理、A/D转换和。FPGA等几部分组成。其中,FPGA是整个数据采集部分的核心,其主要功能包括:实现了ADC控制逻辑和时序生成;配置了FIFO寄存器,缓冲了ADC与DSP之间的转换数据;扩展了UART串口,以实现系统的外部信息接口。在完成电路设计的基础上,对各功能模块进行了全面的半实物仿真,验证了系统方案及各主要功能模块的可行性。    论文简述了惯性导航系统的应用背景及发展状况,介绍了捷联惯导系统的基本原理,设计了基于DSP/FPGA的捷联惯导系统方案,实现了系统各部分硬件电路以及FPGA功能模块,并通过搭建硬件验证平台和利用第三方仿真软件,对传感器的性能以及FPGA各功能模块进行了较全面的验证和仿真。结果表明:基于DSP/FPGA的捷联惯导系统能够满足应用的要求,并在小型化、低成本和高性能等方面有一定的优势。

    标签: DSPFPGA 捷联 惯性导航 系统设计

    上传时间: 2013-04-24

    上传用户:1966640071

  • RGB色空间到YCrCb色空间转换的电路设计

    在视频设计中#通常要实现色空间转换#该转换是对后级信号进行处理的基础本文介绍一种RGB色空间到YCrCb色空间转换的电路设计

    标签: YCrCb RGB 转换 电路设计

    上传时间: 2013-08-28

    上传用户:wendy15

  • 基于CORDIC算法的高速ODDFS电路设计

    为了满足现代高速通信中频率快速转换的需求,基于坐标旋转数字计算(CORDIC,Coordinate Rotation Digital Computer)算法完成正交直接数字频率合成(ODDFS,Orthogonal Direct Digital Frequency Synthesizer)电路设计方案。采用MATLAB和Xilinx System Generator开发工具搭建电路的系统模型,通过现场可编程门阵列(FPGA,Field Programmable Gate Array)完成电路的寄存器传输级(RTL,Register Transfer Level)验证,仿真结果表明电路设计具有很高的有效性和可行性。

    标签: CORDIC ODDFS 算法 电路设计

    上传时间: 2013-11-09

    上传用户:hfnishi

  • 多种温度传感器信号调理电路设计

    为了测量某试件多点温度,且温度跨度很大,还要达到要求精度,本文利用几种不同类型的传感器(AD590、PT1000和K型热电偶)进行采集,其输出形式(电流源、电阻和热电势)和大小均不相同,设计了电源电路、信号转换电路和放大抬升电路,使各种传感器的输出达到统一的1~5 V的标准信号;在实验室利用高精度电压、电流源和电阻箱分别对热电偶、AD590和PT1000进行模拟,结果表明该方法可行,调理电路的相对精度可达到0.1级。

    标签: 温度传感器 信号调理 电路设计

    上传时间: 2013-12-11

    上传用户:回电话#

  • 流水线ADC的行为级仿真

    行为级仿真是提高流水线(Pipeline)ADC设计效率的重要手段。建立精确的行为级模型是进行行为级仿真的关键。本文采用基于电路宏模型技术的运算放大器模型,构建了流水线ADC的行为级模型并进行仿真。为验证提出模型的精度,以一个7位流水线ADC为例,分别进行了电路级与行为级的仿真,并做了对比。结果表明这样构建的行为级模型能较好地反映实际电路的特性,同时仿真时间大大缩短。

    标签: ADC 流水线 仿真

    上传时间: 2013-10-18

    上传用户:zsjinju

  • 共源共栅两级运放中两种补偿方法的比较

    给出了两种应用于两级CMOS 运算放大器的密勒补偿技术的比较,用共源共栅密勒补偿技术设计出的CMOS 运放与直接密勒补偿相比,具有更大的单位增益带宽、更大的摆率和更小的信号建立时间等优点,还可以在达到相同补偿效果的情况下极大地减小版图尺寸. 通过电路级小信号等效电路的分析和仿真,对两种补偿技术进行比较,结果验证了共源共栅密勒补偿技术相对于直接密勒补偿技术的优越性.

    标签: 共源共栅 运放 补偿 比较

    上传时间: 2013-10-14

    上传用户:gengxiaochao

  • CMOS工艺下高摆幅共源共栅偏置电路

    共源共栅级放大器可提供较高的输出阻抗和减少米勒效应,在放大器领域有很多的应用。本文提出一种COMS工艺下简单的高摆幅共源共栅偏置电路,且能应用于任意电流密度。根据饱和电压和共源共栅级电流密度的定义,本文提出器件宽长比与输出电压摆幅的关系,并设计一种高摆幅的共源共栅级偏置电路。

    标签: CMOS 工艺 共源共栅 偏置电路

    上传时间: 2013-10-08

    上传用户:debuchangshi

  • 压控振荡电路的设计

    能实现VCO 功能的电路很多,常用的有分立器件构成的振荡器和集成压控振荡器。如串联谐振电容三点式电路、压控晶体振荡器,积分-施密特电路、射级耦合多谐振荡器、变容二极管调谐LC 振荡器和数字门电路等几种。它们之间各有优缺点,下面做简要分析,并选择最合适的方案。

    标签: 压控 振荡电路

    上传时间: 2013-11-06

    上传用户:tdyoung