虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

管脚分配

  • FPGA布线算法的研究

    现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为了节省芯片面积,一般都采用单个MOS晶体管来连接逻辑资源。MOS晶体管的导通电阻可以达到千欧量级,可分割金属线段的电阻相对于MOS管来说是可以忽略的,然而它和地之间的电容达到了0.1pf[1]。为了评估FPGA的性能,用HSPICE仿真模型虽可以获得非常精确的结果,但是基于此模型需要花费太多的时间。这在基于时序驱动的工艺映射和布局布线以及静态时序分析中都是不可行的。于是,非常迫切地需要一种快速而精确的模型。 FPGA中连接盒、开关盒都是由MOS管组成的。FPGA中的时延很大部分取决于互连,而MOS传输晶体管在互连中又占了很大的比重。所以对于MOS管的建模对FPGA时延估算有很大的影响意义。对于MOS管,Muhammad[15]采用导通电阻来代替MOS管,然后用。Elmore[3]时延和Rubinstein[4]时延模型估算互连时延。Elmore时延用电路的一阶矩来近似信号到达最大值50%时的时延,而Rubinstein也是通过计算电路的一阶矩估算时延的上下边界来估算电路的时延,然而他们都是用来计算RC互连时延。传输管是非线性器件,所以没有一个固定的电阻,这就造成了Elmore时延和Rubinstein时延模型的过于近似的估算,对整体评估FPGA的性能带来负面因素。 本论文提出快速而精确的现场可编程门阵列FPGA中的互连资源MOS传输管时延模型。首先从阶跃信号推导出适合50%时延的等效电阻模型,然后在斜坡输入的时候,给出斜坡输入时的时延模型,并且给出等效电容的计算方法。结果验证了我们精确的时延模型在时间上的开销少的性能。 在岛型FPGA中,单个传输管能够被用来作为互连线和互连线之间的连接,或者互连线和管脚之间的连接,如VPR把互连线和管脚作为布线资源,管脚只能单独作为输入或者输出管脚,以致于它们不是一个线网的起点就是线网的终点。而这恰恰忽略了管脚实际在物理上可以作为互连线来使用的情况(VPR认为dogleg现象本身对性能提高不多)。本论文通过对dogleg现象进行了探索,并验证了在使用SUBSET开关盒的情况下,dogleg能提高FPGA的布通率。

    标签: FPGA 布线 法的研究

    上传时间: 2013-07-24

    上传用户:yezhihao

  • STC12C5A60S2中文手册完全版

    详细的解说了STC12c5A60S2的各个管脚和功能

    标签: STC 12C A60 60S

    上传时间: 2013-04-24

    上传用户:kikye

  • STM32F407 GPIO复用功能

    STM32F407管脚复用介绍,能方便使用管脚的复用功能,对编程会用帮助

    标签: F407 GPIO STM 32F

    上传时间: 2013-05-27

    上传用户:invtnewer

  • sirfgps模块开发资料pdf

    sirf gsd4e 模块的管脚定义,sirf模块的设计参考,及设计建议。讲述gps模块性能。

    标签: sirfgps 模块 开发资料

    上传时间: 2013-06-09

    上传用户:xuanchangri

  • fpga设计大礼包

    fpga设计大礼包,包括详细的流程介绍,引脚分配方案,设计思想等

    标签: fpga

    上传时间: 2013-08-19

    上传用户:15527161163

  • EDA系统软件ispDesignExpert System 环境下进行数字系统设计

    本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。

    标签: ispDesignExpert System EDA 系统软件

    上传时间: 2013-09-05

    上传用户:文993

  • 三极管代换手册下载

    三极管代换手册下载 前言 使用说明 三极管对照表 A B C D E F G H K L M …… 外形与管脚排列图

    标签: 三极管 代换手册

    上传时间: 2013-10-24

    上传用户:zjf3110

  • 晶体管代换手册下载

    为使本书成为国内目前  最新、最全、最适用的晶体管  代换手册,编者根据国内外  出版的最新资料,在1992年  最新增订版的基础上,又增  加了数千种日本晶体管和数  千种欧州晶体管型号及其代  换的国内外型号,并且,还介  绍了美国1985年以前生产  的3N型场效应管及其代换  型号。  本手册介绍了数万种国  外晶体管(包括部分场效应  管)的型号、用途、极性、主要  参数、国外代换型号、国内代  换型号以及具有管脚排列和  实际尺寸的外形图。手册还  介绍了中国、国际、美国、日  本等半导体器件型号命名法  等内容。  本手册的特点是:资料  新颖,型号齐全,查阅方便,  实用性强,可供业余无线电  爱好者、电子和通讯专业的  工人和工程技术人员使用。

    标签: 晶体管 代换手册

    上传时间: 2013-12-11

    上传用户:liu999666

  • 一个画板十年工程师总结PCB设计的经验(经典)

    一般PCB基本设计流程如下:前期准备->PCB结构设计->PCB布局->布线->布线优化和丝印->网络和DRC检查和结构检查->制版。    第一:前期准备。这包括准备元件库和原理图。“工欲善其事,必先利其器”,要做出一块好的板子,除了要设计好原理之外,还要画得好。在进行PCB设计之前,首先要准备好原理图SCH的元件库和PCB的元件库。元件库可以用peotel 自带的库,但一般情况下很难找到合适的,最好是自己根据所选器件的标准尺寸资料自己做元件库。原则上先做PCB的元件库,再做SCH的元件库。PCB的元件库要求较高,它直接影响板子的安装;SCH的元件库要求相对比较松,只要注意定义好管脚属性和与PCB元件的对应关系就行。PS:注意标准库中的隐藏管脚。之后就是原理图的设计,做好后就准备开始做PCB设计了。 

    标签: PCB 工程师 经验

    上传时间: 2013-11-03

    上传用户:youmo81

  • PADS Layout把非中心对称封装的元件坐标导出所修改的Basic Scr

    有时候,做元件封装的时候,做得不是按中心设置为原点(不提倡这种做法),所以制成之后导出来的坐标图和直接提供给贴片厂的要求相差比较大。比如,以元件的某一个pin 脚作为元件的原点,明显就有问题,直接修改封装的话,PCB又的重新调整。所以想到一个方法:把每个元件所有的管脚的X坐标和Y坐标分别求平均值,就为元件的中心。

    标签: Layout Basic PADS Scr

    上传时间: 2013-11-01

    上传用户:ccccccc