虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

等精度<b>频率计</b>

  • 基于AT89C51单片机的等精度数显频率计

    基于AT89C51单片机的等精度数显频率计这是一份非常不错的资料,欢迎下载,希望对您有帮助!

    标签: at89c51 单片机

    上传时间: 2022-03-07

    上传用户:

  • 等精度频率测量原理

    主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率\r\n测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频\r\n模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等\r\n主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本设\r\n计实现了对频率变化范围较大的信号进行频率测量,能够满足高速度、高精度的测频要\r\n求。

    标签: 等精度 测量原理 频率

    上传时间: 2013-08-16

    上传用户:chenbhdt

  • 主要介绍了等精度频率测量原理

    主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率 测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频 模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等 主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本设 计实现了对频率变化范围较大的信号进行频率测量,能够满足高速度、高精度的测频要 求。

    标签: 等精度 测量原理 频率

    上传时间: 2016-11-07

    上传用户:wanqunsheng

  • 基于FPGA的全同步数字频率计的设计.rar

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-06-05

    上传用户:wys0120

  • 基于FPGA的全同步数字频率计的设计

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-04-24

    上传用户:qqoqoqo

  • 本频率计具有测周、测频、测量占空比等基本功能

    本频率计具有测周、测频、测量占空比等基本功能,能自动换档,误差为1%

    标签: 频率计 测频 测量

    上传时间: 2015-05-08

    上传用户:3到15

  • 基于VHDL语言的高精度频率计的设计,已通过实验测试

    基于VHDL语言的高精度频率计的设计,已通过实验测试

    标签: VHDL 语言 实验 测试

    上传时间: 2015-05-24

    上传用户:zhangjinzj

  • 基于fpga和sopc的用VHDL语言编写的EDA等精度频率设计

    基于fpga和sopc的用VHDL语言编写的EDA等精度频率设计

    标签: fpga VHDL sopc EDA

    上传时间: 2014-01-07

    上传用户:yepeng139

  • 利用等精度测量原理

    利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计 设计具有较高的实用性和可靠性

    标签: 等精度 测量原理

    上传时间: 2016-03-13

    上传用户:alan-ee

  • 本频率计采用数据选择器实现对任意周期信号的频率、周期、脉宽、占空比、自检等不同功能输入电路的选择

    本频率计采用数据选择器实现对任意周期信号的频率、周期、脉宽、占空比、自检等不同功能输入电路的选择,通过键盘实现了各个功能的选择,最后采用LED动态显示模块将所测的数值显示出来。

    标签: 频率计 数据选择器 周期信号 周期

    上传时间: 2013-11-25

    上传用户:小眼睛LSL