虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

等精度<b>频率计</b>

  • 用vhdl编写的基于fpga的数字频率计程序算法

    用vhdl编写的基于fpga的数字频率计程序算法

    标签: vhdl fpga 编写 数字频率计

    上传时间: 2013-09-07

    上传用户:chfanjiang

  • 单片机频率计C代码

    AT89S52单片机组成的0-500kHz频率计,C代码

    标签: 单片机 C代码 频率计

    上传时间: 2013-11-23

    上传用户:cange111

  • 8位十进制显示数字频率计(带周期)设计报告

    8位十进制显示数字频率计(带周期)设计报告

    标签: 8位 十进制 数字频率计 周期

    上传时间: 2014-12-24

    上传用户:onewq

  • 基于51单片机的数字频率计资料

    基于51单片机的数字频率计资料

    标签: 51单片机 数字频率计

    上传时间: 2014-12-24

    上传用户:cylnpy

  • 一种简单方法实现基于STC89C52RC单片机的频率计

    频率计的设计有多种方式,本文阐述一种基于STC89C52RC单片机设计频率计的方法。并详细介绍了基于STC89C52RC单片机的频率计的硬件构成、电路设计、软件设计流程。

    标签: STC 89C C52 89

    上传时间: 2013-10-27

    上传用户:1397412112

  • 单片机频率计

    基于51单片机~单片机频率计

    标签: 单片机 频率计

    上传时间: 2013-11-18

    上传用户:hzht

  • 单片机C语言简易数字频率计课程设计

    单片机C语言简易数字频率计课程设计

    标签: 单片机 C语言 数字频率计

    上传时间: 2014-12-25

    上传用户:q986086481

  • 基于EasyFPGA030的简易频率计设计

    本实验要求设计一个简易的频率计,实现对标准的方波信号进行频率测量,并把测量的结果送到8 位的数码管显示,所要求测量范围是1Hz~99999999Hz。整个设计的基本原理就是对1 秒钟之内输入的方波进行计数,把所得数据保存在计数器里,经过译码器处理之后,然后送往数码管显示。这里采用的方案是在采样时钟的上升沿开始计数,然后在下一个上升沿把计数器里的数据送往数码管,并且把计数器清零,让其重新计数。整个方案的实现主要分为四个模块:时钟分频(clk_div)模块、计数器模块(counter)、译码器模块(seg8)、扫描输出(saomiao)模块。

    标签: EasyFPGA 030 频率计设

    上传时间: 2013-11-08

    上传用户:kaixinxin196

  • 简易频率计设计

    本实验要求设计一个简易的频率计,实现对标准的方波信号进行频率测量,并把测量的结果送到8 位的数码管显示,所要求测量范围是1Hz~99999999Hz。整个设计的基本原理就是对1 秒钟之内输入的方波进行计数,把所得数据保存在计数器里,经过译码器处理之后,然后送往数码管显示。这里采用的方案是在采样时钟的上升沿开始计数,然后在下一个上升沿把计数器里的数据送往数码管,并且把计数器清零,让其重新计数。整个方案的实现主要分为四个模块:时钟分频(clk_div)模块、计数器模块(counter)、译码器模块(seg8)、扫描输出(saomiao)模块

    标签: 频率计设

    上传时间: 2013-11-20

    上传用户:avensy

  • 基于FPGA简易数字频率计设计

    基于FPGA简易数字频率计设计

    标签: FPGA 数字 频率计设

    上传时间: 2014-12-28

    上传用户:叶夜alex