对C/A码的相关在频域中的matlab实现仿真,大家交流啊,
上传时间: 2015-12-09
上传用户:xiaohuanhuan
VHDL实现50%占空比。并且是奇数分频。
上传时间: 2015-12-29
上传用户:watch100
完整的空时码链路仿真多发射天线多接收天线空时分集系统的具体代码实现和误码性能评估
上传时间: 2015-12-29
上传用户:fhzm5658
DPLL由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成. 整个系统的中心频率(即signal_in和signal_out的码速率的2倍) 为clk/8/N. 模K加减计数器的K值决定DPLL的精度和同步建立时间,K越大,则同步建立时间长,同步精度高.反之则短,低.
标签: signal_out signal_in DPLL 模
上传时间: 2013-12-26
上传用户:希酱大魔王
单频干扰陷波器源码。自适应陷波器,与一般陷波器比较,有两大优点:(1)能够自适应地准确跟踪干扰频率。 (2)容易控制带宽.
上传时间: 2016-01-31
上传用户:wmwai1314
空时码中的STBC技术编码方案,包括采用2发1收天线和单发单收天线的源码
上传时间: 2013-12-27
上传用户:zwei41
VHDL经典案例源码 有至少20个经典案例,如:自动售货机,分频器
上传时间: 2013-12-01
上传用户:独孤求源
信息论与编码重要算法lz算法、汉明码实现码字 分组编码。
上传时间: 2016-02-20
上传用户:曹云鹏
一种新的时频分析方法对应的程序送给搞EMD或者HHT但没有下载到完整程序的朋友。源码
上传时间: 2016-02-22
上传用户:yxgi5
RC500程序原码,适合做RF射频开发,RC500读卡器
上传时间: 2014-01-13
上传用户:lizhen9880