本文介绍了一种基于AVR 单片机Atmel 169,与旋转编码器AS5040 及3966 控制直流电机构成的电风扇360 度内摇头角度调节装置的实现,设计了AS5040 旋转编码器接口电路、P
上传时间: 2013-05-19
上传用户:cath
基于单片机实现遥控编码器PT2262的软件解码
上传时间: 2013-06-26
上传用户:michael52
这篇论文在系统分析国内外雷达伺服控制系统研究现状的基础上,选定以ARM为内核的基于ARM+FPGA的雷达伺服控制器为研究对象。 首先,根据雷达伺服控制系统功能要求与性能指标,进行系统的硬件设计:选择基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作为主控芯片,ARM与FPGA的连接形式采用中断+存储器的形式;将ARM与FPGA上多余的引脚引出作为将来升级的需要;还画出ARM+FPGA的雷达伺服控制器的系统图并制作了PCB板。 其次,选用PID对伺服系统进行控制,模糊神经网络综合了模糊控制和神经网络的优点,并利用模糊神经网络算法对PID参数进行在线调整。用Matlab7.1进行仿真,其结果表明:该控制算法对系统具有良好的控制效果,性能较常规PID得到较大改善。 最后,根据FPGA在伺服系统主要任务,用VHDL语言和原理图在FPGA芯片中分别编制实现DAC0832接口控制功能、光电编码器与脉冲发生电路的程序代码;并在Quartus II6.0环境下通过仿真,且得到仿真的波形符合系统功能要求。采用C语言编写在ARM中实现模糊神经网络PID控制算法的代码,通过CodeWarrior for ARM的编译无误后,生成可执行文件.axf,,调用AXD进行在线仿真调试。仿真结果表明:模糊神经网络PID算法对伺服系统能够进行有效控制。 结果表明:ARM作为伺服控制器的内核,其性价比与集成度高:用FPGA芯片实现接口电路使伺服控制器的可靠性高、速度快、可配置及连接方式灵活。因此采用基于ARM+FPGA的雷达伺服控制器,提高了系统的开放性、实时性、可靠性,降低了系统功耗,具有重要的应用价值。
上传时间: 2013-06-30
上传用户:Ruzzcoy
阐述了一种基于反射式光电传感器的直流电机测速及控制系统K该系统可适用于无法采用旋转编码器和测速电机进行直流电机测速与控制的场合L 文中采用斯密特触发器、异或门、D 触发器以及可逆计数器设计了可用于脉冲
上传时间: 2013-05-17
上传用户:busterman
现代喷气织机以其高速、高性能等优势,占据了无梭织机的大部分市场,并成为最有发展前景的一种织机。送经、卷取机构是织机控制系统的重要组成部分,其对经纱张力的控制精度已成为评定织机质量的重要技术指标。因此,提高和改善喷气织机的电子送经和卷取控制系统的性能非常必要,而且,开发具有高速、高精度的独立电子送经和卷取控制模块具有广阔的应用前景。 本课题研究开发了一款独立的电子送经和卷取控制模块,通过人机界面或CAN通讯对该控制系统所需参数进行设置,使其可以根据参数设置应用于不同型号的喷气织机。通过对系统的控制分析,本课题主要从硬件电路设计、软件控制及张力控制算法三个方面进行研究。 首先,通过对喷气织机的性能要求及控制器结构与性能的综合考虑,系统采用以高速ARM7TDMI为内核的低功耗微处理器LPC2294作为系统控制器,该控制器不仅速度快、性能稳定,而且其丰富的外围模块大大简化了硬件电路的设计。硬件电路设计采用模块化设计方法,主要功能模块包括嵌入式最小系统模块、主轴编码器采集模块、张力采集模块、电机控制模块、通讯模块、人机界面模块、输入输出信号模块等。根据系统需要,对各个模块的控制器件进行选取,并设计出各个模块的接口电路。最后,为了提高系统的稳定性和可靠性,在硬件电路设计中采取了隔离、去耦等硬件抗干扰措施。 在软件设计方面,系统采用嵌入式实时操作系统μC/OS-II,便于系统升级和维护。在系统硬件平台的基础上,根据设计要求对操作系统内核进行剪裁和移植,并对系统时钟节拍进行修改。结合硬件电路及系统控制要求,对系统启动代码进行修改;并根据系统对各个功能模块控制的时效性要求,对系统任务进行合理规划。为了说明系统采用该RTOS的可行性,对实时性要求最高的张力采集任务进行了实时性分析。对CAN通讯协议进行制定和编程实现,并对I2C、CAN和LCD驱动程序进行开发,另外,对每个任务的功能及控制流程和任务间及任务与中断间的信息通讯进行了说明。系统在软件方面也采用了一定的抗干扰技术,对硬件抗干扰进行补充。 最后,针对经纱张力的非线性和滞后性等复杂特性,对张力调节采用模糊参数自整定PID控制算法,设计出张力模糊参数自整定PID控制器。并在Matlab及Simulink工具下,对PID控制器下的张力算法及模糊参数自整定PID控制器下的张力算法进行仿真研究。而且对张力模糊PID控制算法在LPC2294中的实现进行了说明。关键词:ARM; μC/OS-II;喷气织机;送经卷取;模糊PID
上传时间: 2013-06-11
上传用户:ivan-mtk
目前,织机向着高速化、智能化方向发展,无梭织机也越来越占主导地位,开发中高档织机控制系统是当前纺织机械领域的重要课题。织机的电子送经和卷取控制系统是中高档织机控制的关键技术之一,同时它也是无梭织机优越于有梭织机的重要特征之一,因此研究送经和卷取控制系统具有重要意义。 本文研究的内容是织机的送经和卷取控制系统,主要目的是保证织机在织造过程中纱线张力的动态稳定。主要工作如下: (1)在分析送经卷取系统原理和功能的基础上,提出了一种用较低成本完成所需控制功能的解决方案——以ARM嵌入式处理器S3C44B0为中心构建硬件平台,以嵌入式操作系统uClinux为基础构建软件平台。 (2)利用嵌入式处理器S3C44B0丰富的硬件资源,对电子送经卷取控制系统进行硬件设计:包括以S3C44B0为核心的最小系统电路的设计、与上位机通讯接口电路的设计、经纱张力检测与采样电路的设计、伺服电机驱动接口电路的设计和编码器接口电路的设计等. (3)利用嵌入式操作系统uClinux高实时、多任务等优点,对电子送经卷取控制系统进行软件设计: ●在分析uClinux系统的特点和功能的基础上,完成了在硬件电路板上的移植; ●在分析系统引导程序功能的基础上,完成了Boot Loader的设计; ●完成了系统设备驱动程序的设计:包括串口驱动程序设计、A/D驱动程序的设计和IIC驱动程序的设计等; ●在对织机工艺了解的基础上,以模块化的思想完成了系统应用程序的设计:包括张力传感器数据采集模块、控制算法模块和通讯模块等; (4)详细介绍了整个控制系统的调试过程。 本文设计的系统能使控制的经纱张力恒定,反应快速,控制精度高,很好地解决了开车痕等问题,能满足中高档织机的要求,具有实际应用价值。
上传时间: 2013-04-24
上传用户:athjac
遥感图像是深空探测和近地观测所得数据的重要载体,在军事和社会经济生活领域发挥着重要作用。由于遥感图像数据量巨大,它的存储和传输已成为遥感信息应用中的关键问题。图像压缩编码技术能降低图像冗余度,从而减小图像的存储容量和传输带宽,它的研究对于遥感图像应用具有重要的现实意义。CCSDS图像压缩算法是空间数据系统咨询委员会(CCSDS)提出的图像数据压缩算法。该算法复杂度较低,并行性好,适合于硬件实现,能实现对空间数据的实时处理,从而广泛应用于深空探测和近地观测。对于直接关系到军事战略、经济建设等方面的遥感图像的传输,必须对它进行加密处理。AES加密算法是由美国国家标准和技术研究所(NIST)于2000年发布的数据加密标准,它不但能抵抗各种攻击,保证加密数据的安全性,而且易于软件和硬件实现。本论文对CCSDS图像压缩算法和AES加密算法进行了研究,完成的主要工作包括: (1)研究了CCSDS图像压缩算法的原理和结构,用C语言实现了算法的编解码器,并与SPIHT算法和JPEG2000算法的性能进行了比较。 (2)研究了AES加密算法的原理和结构,用C语言实现了算法的加解密器。 (3)介绍了实现CCSDS图像压缩算法和AES加密算法的FPGA设计所选择的软件开发工具、开发语言和硬件开发平台。 (4)给出了CCSDS编码器的FPGA实现方法和实现性能。 (5)给出了AES加密器的FPGA实现方法和实现性能。 本文设计的CCSDS图像压缩和AES加密FPGA系统运用了流水线设计、高速内存设计、模块并行化设计和模块串行化设计等技术,在系统速度和资源面积上取得了较好的平衡,达到了预期的设计目的。
上传时间: 2013-07-15
上传用户:dylutao
本文以星载图像数据的压缩与加密为背景,对CCSDS图像压缩算法和AES数据加密算法做了深入研究。文章的主要工作包括: (1)实现了CCSDS图像压缩算法的C程序,并且与SPIHT算法和JPEG2000算法在星载图像压缩领域做了简单的对比; (2)对原始CCSDS图像压缩算法进行了改进。实验结果表明,改进后的算法在提升算法性能的同时,降低了算法的复杂度; (3)研究了AES数据加密标准,并实现了该算法的C程序; (4)用VerilogHDL语言实现了CCSDS图像压缩算法和AES数据加密算法的编码器; (5)在FPGA硬件平台上,验证了这两种算法编码器的正确性和有效性。
上传时间: 2013-04-24
上传用户:pwcsoft
本文以Turbo码译码器的FPGA实现为目标,对Turbo码的迭代译码算法及用硬件语言实现其译码算法进行了深入研究。 本文首先在理论上对Turbo码的编译码原理进行了深入的研究,并用C语言对其MAP译码算法进行了验证仿真,接着就Turbo码MAP算法的衍生算法即LOG_MAP和MAX_LOG_MAP算法用C程序做了仿真和测试。随后本文就一些对MAP译码性能起着重要影响的参数也用C程序做了仿真对比。 最后,考虑到硬件实现的简化,MAX-Log-MAP算法成为了本文的硬件实现方案。本文采用了模块化设计,在对各个模块进行设计的基础上提出了一些改进的方案,对Turbo码编码器设计中的同步问题进行了改进,对分块并行Turbo码译码算法的硬件实现进行了研究。在设计中综合运用了“自顶向下”和“自下而上”的设计方去,通过功能模块分割,合理设置系统参数,并通过模块之间的参数传递,使Turbo码编译码器具有较好的灵活性。
上传时间: 2013-04-24
上传用户:wengtianzhu
H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性能,但是其复杂度却比一般编码器高的多。本文对H.264进行了编码复杂度分析,并统计了整个软件编码中计算量的分布。H.264中采用了率失真优化算法,提高了帧内预测编码的效率。在该算法下进行帧内预测时,为了得到一个宏块的预测模式,需要进行592次率失真代价计算。因此为了降低帧内预测模式选择的计算复杂度,本文改进了帧内预测模式选择算法。实践证明,在PSNR值的损失可以忽略不计的情况下,该算法相比原算法,帧内编码时间平均节约60﹪以上,对编码的实时性有较大帮助。 为了实现实时编码,考虑到FPGA的高效运算速度和使用灵活性,本文还研究了H.264编码器基本档次的FPGA实现。首先研究了H.264编码器硬件实现架构,并对影响编码速度,且具有硬件实现优越性的几个重要部分进行了算法研究和FPGA.实现。本文主要研究了H.264编码器中整数DCT变换、量化、Zig-Zag扫描、CAVLC编码以及反量化、逆整数DCT变换等部分。分别对这些模块进行了综合和时序仿真,并将验证后通过的系统模块下载到Xilinx virtex-Ⅱ Pro的FPGA中,进行了在线测试,验证了该系统对输入的残差数据实时压缩编码的功能。 本文对H.264编码器帧内预测模式选择算法的改进,算法实现简单,对软件编码的实时性有很大帮助。本文对在单片FPGA上实现H.264编码器做出了探索性尝试,这对H.264编码器芯片的设计有着积极的借鉴性。
上传时间: 2013-05-25
上传用户:refent