MB1502616位元等电流LED驱动器
上传时间: 2013-04-15
上传用户:eeworm
16位元等电流LED驱动器13
上传时间: 2013-05-16
上传用户:eeworm
GB-T 11386-1989 信息处理 m 未记录的硬扇段单面或双面软磁盘 尺寸、物理性能和磁性能
上传时间: 2013-05-31
上传用户:eeworm
GB-T 13703-1992 信息处理 信息交换用软磁盘盘卷和文卷结构
上传时间: 2013-04-15
上传用户:eeworm
专辑类-执行器件相关专辑-43册-296M VFD交流马达驱动器-172页-pdf版.pdf
上传时间: 2013-07-29
上传用户:crazykook
专辑类-器件数据手册专辑-120册-2.15G 现代集成电路实用手册-计数器-分频器-锁存器-驱动器分册-338页-5.7M.pdf
上传时间: 2013-04-24
上传用户:kiklkook
论文分析了混合式步进电动机的工作原理和运行特性。采用简化的磁网络模型,推导了建立二相混合式步进电机数学模型的关系式。并对步进电机的多种驱动技术进行了详细的研究,着重分析和论述了正弦脉宽调制细分驱动技术。文中对整个系统的结构、硬件电路设计及驱动软件编程进行了研究和实现,并给出了系统性能实验结果。 步进电机的使用离不开步进电机驱动器,驱动器的优劣影响着步进电机的运行性能。传统的驱动方式侧重于使步进电机绕组电流以尽可能短的时间上升到额定值,以提高电机高速运行时的转矩,一般步距角较大,且造成低速运行时的振动和噪声加大。针对此问题,开发出一种新型的基于单片机的多细分二相混合式步进电机驱动器。该驱动器以二相混合式步进电动机的静态和动态运行特性为出发点,主要分为数字控制部分、GAL片逻辑综合信号处理单元、SG3525恒流控制电路、驱动功放电路、过流保护及反馈电路和系统供电电源模块等。采用专用集成芯片和可编程逻辑器件,以8位单片机AT89C51为控制核心,实现恒流控制、正/反转运行、过流保护和多档位细分等功能。在器件选型和软、硬件设计方面兼顾了性能与成本等因素,性价比较高且通用性强。 该驱动器样机已完成制作并进行了联调测试,文中给出了测试结果并对所测波形进行了分析。实验结果表明,系统硬件和软件设计合理可行,各项技术指标均达到了设计要求。它与混合式步进电动机配套可以明显地改善步进电动机的运行性能,拓宽其应用领域。
上传时间: 2013-06-07
上传用户:西伯利亚狼
步进电动机是工业控制中常用的一种电机,其最大的优点是可以进行开环控制,无需位置和速度传感器,并且具有很高的精度,因而在办公设备和数控系统中获得了广泛的应用。混合式步进电机综合了反应式和永磁式步进电机的优点,具有很高的效率和运行精度,性能优异,是本文的研究对象。然而,采用传统控制方法进行开环控制的步进电机,运行噪声大、易振动,严重时将导致失步。 实践证明,细分控制可以有效的减小步进电机运行中的振动和噪声,增加电机运行的平稳性。由于混合式步进电机的运行原理类似于同步电机,因而可以借鉴同步电机先进的控制方法来控制混合式步进电机。本文将同步电机常用的矢量控制应用到混合式步进电机控制中,实现了混合式步进电动机步距角的任意细分控制,取得了良好的效果。 文章分析了三相混合式步进电动机的工作原理,在忽略一些非线性因素的前提下,建立了三相混合式步进电机理想的数学模型,并根据数学模型提出了相应的控制方案。 以数字信号处理器TMS320LF2403A为核心,设计了三相混合式步进电机驱动器的硬件和软件。数字PI调节器和空间矢量PWM技术是本控制系统的核心,文中详细介绍了PI调节器和空间矢量PWM的原理及数字化实现。 最后介绍了系统的实验装置。实验结果证实了控制方案的可行性,也表明了本课题设计的控制器具有优良的性能。
上传时间: 2013-08-05
上传用户:wengtianzhu
本文提出了一种基于SOPC 片上可编程的全数字化步进电机控制系统,本系统是以 FPGA 为核心控制器件,将驱动逻辑功能模块和控制器成功地集成在FPGA 上实现,充分 发挥了硬件逻辑电路对数字信号高速的并行处理能力,可以使步进电机绕组电流细分达到 4096,且细分数可以自动调节,极大地提高了控制精度和驱动器的集成度,减小了驱动器 体积。
上传时间: 2013-05-21
上传用户:pei5
随着存储技术的迅速发展,存储业务需求的不断增长,独立的磁盘冗余阵列可利用多个磁盘并行存取提高存储系统的性能。磁盘阵列技术采用硬件和软件两种方式实现,软件RAID(Redundant Array of Independent Disks)主要利用操作系统提供的软件实现磁盘冗余阵列功能,对系统资源利用率高,节省成本。硬件RAID将大部分RAID功能集成到一块硬件控制器中,系统资源占用率低,可移植性好。 分析了软件RAID的性能瓶颈,使用硬件直接完成部分计算提高软件RAID性能。针对RAID5采用FPGA(Field Programmable Gate Array)技术实现RAID控制器硬件设计,完成磁盘阵列启动、数据缓存(Cache)以及数据XOR校验等功能。基于硬件RAID的理论,提出一种基于Virtex-4的硬件RAID控制器的系统设计方案:独立微处理器和较大容量的内存;实现RAID级别迁移,在线容量扩展,在线数据热备份等高效、用户可定制的高级RAID功能;利用Virtex-4内置硬PowerPC完成RAID服务器部分配置和管理工作,运行Linux操作系统、RAID管理软件等。控制器既可以作为RAID控制卡在服务器上使用,也可作为一个独立的系统,成为磁盘阵列的调试平台。 随着集成电路的发展,芯片的体积越来越小,电路的布局布线密度越来越大,信号的工作频率也越来越高,高速电路的传输线效应和信号完整性问题越来越明显。RAID控制器属于高速电路的范畴,在印刷电路板(Printed Circuit Block, PCB)实现时分别从叠层设计、布局、电源完整性、阻抗匹配和串扰等方面考虑了信号完整性问题,并基于IBIS(I/O Buffer Information Specification)模型进行了信号完整性分析及仿真。
上传时间: 2013-04-24
上传用户:jeffery