虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

硬件除法器

  • 8位risc cpu的编写

    8位risc cpu的编写,使用quartus软件对其进行写入,里面内置乘法器、除法器等模块

    标签: risc cpu 8位 编写

    上传时间: 2016-08-13

    上传用户:cc1915

  • 本设计是一个八位被除数除以四位除数

    本设计是一个八位被除数除以四位除数,得到不超过四位的商的整数除法器。被除数、除数、商和余数都是无符号整数。

    标签:

    上传时间: 2017-02-03

    上传用户:baiom

  • 一些接口电路的Verilog设计

    一些接口电路的Verilog设计,主要包括IIC、PS2、矩阵键盘、RS232、还有一些基础试验的源代码如:除法器、多路选择器、加法器、减法器、8位优先编码器等。

    标签: Verilog 接口电路

    上传时间: 2013-12-21

    上传用户:a3318966

  • MSP-TEST44X 学习板光盘资料及实验说明 本学习板是按照教育大纲

    MSP-TEST44X 学习板光盘资料及实验说明 本学习板是按照教育大纲,采纳国内外许多单片机实验仪的优点,保持了传统机的实验 项目,增加了以实用技术为主的许多实验。实验内容涉及到端口,时钟,FLASH 读写,看 门狗,硬件乘法器,TIMER_A_操作,TIMER_A ,ADC&bt&lcd,通讯操作(232,485, SPI),键盘操作(独立按键,行列按键),LED 显示,LCD 点阵操作,扩展 DATA FLASH 操作, EEPROM 共 14 个例程,采用 C 和汇编两种语言形式。学习版硬件平台以 MSP430F449 为核 心,使用了 MSP430F449 内部的绝大多数资源,配合 FET 仿真调试&编程工具,可方便的 实现开发,在线调试与编程下载。为了便于大家查找学习板的资料及便捷的观看实验指导书, 特作此说明。

    标签: MSP-TEST 44 光盘 实验

    上传时间: 2017-09-27

    上传用户:拔丝土豆

  • dsp教学认识AD采样部分

    DSP的全称为Digital Signal Process,即数字信号处理技术,DSP芯片即指能够实现数字信号处理技术的芯片。近年来,数字信号处理器(DSP)芯片已经广泛用于自动控制、图像处理、通信技术、网络设备、仪器仪表和家电等领域;DSP为数字信号处理提供了高效而可靠的硬件基础。DSP芯片的内部采用程序和数据分开的哈佛结构,具有专门的硬件乘法器,广泛采用流水线操作,提供特殊的DSP指令。

    标签: 关于学习dsp的教程

    上传时间: 2015-10-26

    上传用户:plancking

  • dsp教学课程讲解

    DSP的全称为Digital Signal Process,即数字信号处理技术,DSP芯片即指能够实现数字信号处理技术的芯片。近年来,数字信号处理器(DSP)芯片已经广泛用于自动控制、图像处理、通信技术、网络设备、仪器仪表和家电等领域;DSP为数字信号处理提供了高效而可靠的硬件基础。DSP芯片的内部采用程序和数据分开的哈佛结构,具有专门的硬件乘法器,广泛采用流水线操作,提供特殊的DSP指令。

    标签: dsp2812的傅里叶变换

    上传时间: 2015-10-26

    上传用户:plancking

  • 中文版-数字信号处理的FPGA实现(第4版)

    1.1  数字信号处理技术概述  1.2  FPGA技术    1.2.1  按颗粒度分类    1.2.2  按技术分类    1.2.3  FPL的基准  1.3  DSP的技术要求  1.4  设计实现    1.4.1  FPGA的结构    1.4.2  Altera EP4CE115F29C7    1.4.3  案例研究:频率合成器    1.4.4  用知识产权内核进行设计  1.5  练习第2章  计算机算法  2.1  计算机算法概述  2.2  数字表示法    2.2.1  定点数    2.2.2  非传统定点数    2.2.3  浮点数  2.3  二进制加法器    2.3.1  流水线加法器    2.3.2  模加法器  2.4  二进制乘法器  2.5  二进制除法器    2.5.1  线性收敛的除法算法    2.5.2  快速除法器的设计    2.5.3  阵列除法器  2.6  定点算法的实现  2.7  浮点算法的实现    2.7.1  定点数到浮点数的格式转换    2.7.2  浮点数到定点数的格式转换    2.7.3  浮点数乘法    2.7.4  浮点数加法    2.7.5  浮点数除法    2.7.6  浮点数倒数    2.7.7  浮点操作集成    2.7.8  浮点数合成结果  2.8  MAC与SOP    2.8.1  分布式算法基础    2.8.2  有符号的DA系统    2.8.3  改进的DA解决方案  2.9  利用CORDIC计算特殊函数  2.10  用MAC调用计算特殊函数    2.10.1  切比雪夫逼近    2.10.2  三角函数的逼近    2.10.3  指数函数和对数函数的逼近    2.10.4  平方根函数的逼近  2.11  快速幅度逼近  练习第3章  FIR数字滤波器  3.1  数字滤波器概述  3.2  FIR理论    3.2.1  具有转置结构的FIR滤波器    3.2.2  FIR滤波器的对称性……第4章  IIR数字滤波器第5章  多级信号处理第6章  傅立叶变换第7章  通信系统第8章  自适应系统第9章  微处理器设计**0章  图像和视频处理

    标签: fpga 数字信号处理

    上传时间: 2022-06-11

    上传用户:

  • InfineonIFX9201+XMC1300步进马达驱动扩展板解决方案

    inineon公司的步进马达驱动扩展板采用通用6AH桥IFX9201SG和XMC1300AB步微控制器(MCU).IFX9201SG设计用于DC马达或其它感性负载,它的输出脉宽调制频率高达20kHz,每个开关在Tj=25℃时的RDSon为100mQ,逻辑输入和3.3V和5.0VTTLUCMOS兼容,具有低待机电流,斩波电流限制,具有门锁行为的短路关断和超温关断,而XMC1300微控制器(MCU)是基于ARM Cortex-M0处理器核的XIMC1000系列MCU,具有实时马达控制和数字功率转换,以及用于LED照明应用的外设.XIMC1300MCU是高性能32位ARM Cortex-MOCPU,单周期32位硬件乘法器,操作系统支持系统计时器(SysTick),具有超低功耗和嵌套向量中断控制器(NVIC),MATH协处理器(MATH),用于三角算法的CORDIC单元和除法单元,片上存储器包括有8KB ROM,,16KB高速SRAM和高达200KB闪存程序和数据存储器,以及USIC,UART,双SPI和四SPI,IC,IS和LIN接口通信外设等.本文介绍了IFX9201+XMC1300主要特性,框图,多种H桥应用电路图以及步进马达驱动扩展板框图和应用框图,电路图和PCB设计图.

    标签: 马达 驱动

    上传时间: 2022-07-02

    上传用户:kingwide

  • FU6831产品数据手册

    FU6831 是一款集成 8051 内核和电机控制引擎(ME)的电机驱动专用芯片,8051 内核处理常规事务,ME 处理电机实时事务,双核协同工作实现各种高性能电机控制。其中 8051 内核大部分指令周期为 1T 或 2T,芯片内部集成有高速运算放大器、比较器、Pre-driver、高速 ADC、高速乘/除法器、CRC、SPI、I2C、UART、多种 TIMER、PWM 等功能,内置高压 LDO,适用于 BLDC/PMSM 电机的方波、SVPWM/SPWM、FOC 驱动控制。预驱动为 3P3N Predriver 输出。

    标签: fu6831

    上传时间: 2022-07-09

    上传用户:

  • FU6831/11N数据手册

    FU6831/11 是一款集成 8051 内核和电机控制引擎(ME)的电机驱动专用芯片,8051 内核处理常规事务,ME 处理电机实时事务,双核协同工作实现各种高性能电机控制。其中 8051 内核大部分指令周期为 1T 或 2T,芯片内部集成有高速运算放大器、比较器、Pre-driver(FU6811 除外)、高速 ADC、高速乘/除法器、CRC、SPI、I2C、UART、多种 TIMER、PWM 等功能,内置高压 LDO,适用于BLDC/PMSM 电机的方波、SVPWM/SPWM、FOC 驱动控制。预驱动类型为:FU6811 为 Gate Driver 输出;FU6831 为 3P3N Predriver 输出。

    标签: FU6831

    上传时间: 2022-07-09

    上传用户: