qq源码示例,有空自己看吧,包含一个服务器端和客户端-qq source examples
标签: 源码
上传时间: 2013-04-24
上传用户:gtf1207
8位电流模模数转换器设计研究 8位电流模模数转换器设计研究
上传时间: 2013-06-21
上传用户:kaixinxin196
对当前无刷电动机在电动车领域的应用做了简单分析,简要介绍了直流无刷电动机的组成和工作原理,提出设计总体方案,详细阐述了驱动电路组成和调速部分的具体实现方法,并且介绍了电路的过流保护功能。
上传时间: 2013-04-24
上传用户:磊子226
开关电源是利用现代电力电子技术,控制开关晶体管开通和关断的时间比率,维持稳定输出电压的一种电源,一般由PWM(脉冲宽度调制)控制IC和 MOSFET构成。本文利用开关电源芯片UC3842设计制作一款新颖的单端反激式、宽电压输入范围、12V8A固定电压输出的96W 开关稳压电源,适用于需要较大电流的直流场合(如对汽车电瓶充电)。
上传时间: 2013-06-10
上传用户:TF2015
PCB板的线宽、覆铜厚度与通过的电流对应的关系 宽度(mm) 电流(A) 宽度(mm) 电流(A) 宽度(mm) 电流(A)0.15 0.2 0.15 0.5 0.15
上传时间: 2013-06-28
上传用户:gzming
电能是一种使用最为广泛的能源,其应用程度已成为一个国家发展水平的主要标志之一。随着计算机、电力电子和信息技术等高新产业的发展和普及,电能质量已成为电力部门及其用户日益关注的问题,对电能质量监测和分析也具有重要的现实意义。本文主要对电能质量监测分析的相关理论和技术进行了研究,设计了基于DSP和ARM的双CPU电能质量监测仪的硬件系统和软件系统。 本文首先对电能质量当前国内外的研究现状进行了分析,对电能质量相关分析方法进行了阐述,提出了电能质量监测仪的设计思路。本文采用双CPU的硬件结构方式,利用ARM管理键盘和显示等人机接口,采用高速数字信号处理器。TMS320LF2407作为运算单元,采用专门的14位AD转换芯片来实现高精度的采样,同时利用锁相环电路硬件跟踪电网频率。软件系统方面采用了模块化设计,以便于软件功能的改进和升级。在理论方面也有所研究,以谐波源-六脉动整流桥为研究对象,分析控制角和换相重叠角与谐波电流大小之间的关系,并通过PSCAD/EMTDC仿真验证理论分析的准确性;对于暂态电能质量扰动采用小波变换进行检测,并通过Matlab仿真验证检测效果。 本文最后对电能质量的实测数据进行分析,指出当前电能质量中存在的问题,并给出了相应的改善措施。对电能质量监测仪进行了误差分析,并结合误差的原因提出了软件校正方法。
上传时间: 2013-04-24
上传用户:liuqy
常用有源晶振封装尺寸及实物图.应该能帮助一些人吧!!
上传时间: 2013-06-11
上传用户:lanwei
软开关技术是电力电子装置向高频化、高功率密度化发展的关键技术,已成为现代电力电子技术研究的热点之一。微处理器的出现促进了电力电子变换器的控制技术从传统的模拟控制转向数字控制,数字控制技术可使控制电路大为简化,并能提高系统的抗干扰能力、控制灵活性、通用性以及智能化程度。本文提出了一种利用耦合输出电感的新型次级箝位ZVZCS PWM DC/DC变换器,其反馈控制采用数字化方式。 论文分析了该新型变换器的工作原理,推导了变换器各种状态时的参数计算方程;设计了以ARW芯片LPC2210为核心的数字化反馈控制系统,通过软件设计实现了PWM移相控制信号的输出;运用Pspice9.2软件成功地对变换器进行了仿真,分析了各参数对变换器性能的影响,并得出了变换器的优化设计参数;最后研制出基于该新型拓扑和数字化控制策略的1千瓦移相控制零电压零电流软开关电源,给出了其主电路、控制电路、驱动电路、保护电路及高频变压器等的设计过程,并在实验样机上测量出了实际运行时的波形。 理论分析与实验结果表明:该变换器拓扑能实现超前桥臂的零电压开关,滞后桥臂的零电流开关;采用ARM微控制器进行数字控制,较传统的纯模拟控制实时反应速度更快、电源稳压性能更好、外围电路更简单、设计更灵活等,为实现智能化数字电源创造了基础,具有广泛的应用前景和巨大的经济价值。
上传时间: 2013-08-03
上传用户:cc1
直接数字合成(DDS)技术采用全数字的合成方法,所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点。本文研究的是一种基于DDS/FPGA的多波形信号源系统,其中,DDS技术是其核心技术。DDS可以精确地控制合成信号的三个参量:幅度、相位以及频率,因此利用DDS技术可以合成任意波形。但因其数字化合成的固有特点,使其输出信号中存在大量杂散信号。杂散信号的主要来源是:相位截断带来的杂散信号;幅度量化带来的杂散信号;DAC的非线性特性带来的杂散信号。这些杂散信号严重影响了合成信号的频谱纯度。因此抑制这些杂散信号是提高合成信号谱质的关键。 本文在研究各种抑制DDS杂散技术的基础上,提出了中和加扰技术,这可以在很大程度上减小杂散对DDS输出信号谱质的影响。 EP1S808956C6是一款高性能的FPGA芯片,其超强的数据处理能力十分适合应用于DDS多波形信号源的开发。在QuartusⅡ平台下运用Verilog HDL语言和原理图设计可以很方便地应用各种抑制杂散信号的方法来提高输出信号的谱质。 结合高速DDS技术和FPGA两者的优点,本文设计了一种基于DDS/FPGA的多波形信号源,它能完成正弦波、余弦波、三角波、锯齿波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多种信号。使得所设计的信号源可以适应多种不同的工作环境,给工作带了方便。
上传时间: 2013-07-27
上传用户:sc965382896
对弓网故障的检测在列车提速的今天显得尤其重要,原始故障图像数据量的巨大使实时存储和传输故障图像极其困难。JPEG作为一种低复杂度、高压缩比的图像压缩标准在多媒体、网络传输等领域得到广泛的应用。和相同图像质量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前静态图像中压缩比最高的。 FPGA以其设计灵活、高速的卓越特性,逐渐成为许多应用中首先器件,尤其是与Verilog和VHDL等语言的结合,大大变革了电子系统的设计方法,加速了系统的设计进程。 本文旨在研究并实现一种实时采集并对特定帧进行压缩传输的方法。通过采用可编程逻辑器件FPGA来实现整个采集、显示、压缩和传输,使系统具有可定制、高速度等优点。 本文首先介绍了开发硬件可编程逻辑门阵列FPGA及其开发语言Veridlog,并介绍了FPGA的设计方法及开发流程;接着介绍了PAL制视频采集的相关知识及设计,其中主要包括基于I2C总线的模拟视频解码控制、视频的数字化ITU-R BT.601标准介绍及视频同步信号的获取、基于SDRAM的视频帧存储、VGA显示控制设计;随后介绍了JPEG标准,并根据故障检测的特点,设计了针对灰度图像压缩的JPEG编码器,设计中先分别对组成JPEG编码器的二维DCT变换模块、量化模块、Z字扫描模块、变换直流系数的差分脉冲编码模块、交流系数的游程编码模块、哈夫曼编码模块及打包模块进行了仿真测试,然后再对整个JPEG编码器进行了测试;最后设计了单帧视频的SRAM缓存,并将缓存的源图像采用本文设计的JPEG编码器进行压缩,再设计一个仅包含发送功能的UART 将压缩后的码流传输到PC机,在PC机上通过将接收的码流以ASCⅡ码的形式还原为采集图片。 本文实现了整个采集压缩系统,同时也进一步验证了本文设计的灰度图像JPEG编码器的正确性。相信本文无论是对弓网故障的图像检测,还是对于JPEG编码器的芯片设计都有一定的参考价值。
上传时间: 2013-04-24
上传用户:cuiqiang