VIP专区-嵌入式/单片机编程源码精选合集系列(124)资源包含以下内容:1. ARM课程课件: 分别从嵌入式概述、arm体系结构、arm指令分类、arm程序设计、ADS的使用、arm调试环境等来进行讲述.2. 供货价格环境规划结果会经过几个环节菲亚特体育馆推广体uygui黄金客户.3. 8*8LED电路原理图及用C++编程的原程序.4. 此程序为1302的一个例子.5. 关于ZIGBEE的文章 有兴趣可以.6. 本文档的主要内容为嵌入式实时操作系统分析.7. 自定义控件.8. 《8051系列单片机C程序设计完全手册》的源代码.9. 《C语言名题百则》里面的源代码.10. it s an essay and told us about the ui research base on the spoc system.11. 这是从网上找来的一个比较典型的PID处理程序.12. C8051F020 / 040 等等单片机内部SMBUS总线驱动程序源代码(原创) 使用Keil C51编译环境 程序中没有使用SMBUS中断方式,使用查询中断方式运行,这样程序结构简单,便于.13. C8051F020双串口应用例程(原创) 我在做C8051F020单片机应用编程的时候遇到双串口使用的问题,在网上搜索,发现很多朋友都遇到这个问题,且没有找到相关的例子程序.之后只好自己查器件手.14. 本文件内包含了QPSKandQAM256的系统仿真.15. 单片机在行星挤出机温控系统中的应用 摘要:为了改造行星挤出机的温度控制系统.16. EMP1270原理图.17. S2C2410下IDE驱动开发的文档和源码.18. 这个文件是PCI9052的英文版的数据书本,对于详细了解PCI9052的结构与应用有很大的帮助.19. 此文件是PCI9054的驱动程序,采用DMA模式进行数据采集.是基于PCI总线的PC机AD转换子系统设计的详细方案.20. pci9054工作在c模式下的中文文档.21. 在单片机嵌入式系统中实现FFT算法的代码.22. Matlab图形用户界面编程中的几点思考.23. 介绍Matlab图形用户界面的制作方法.24. 基于MATLAB的图形用户界面_GUI_设计.25. 简单实用的锂电池充电器原理图。 现在市面上的大多数充电器均采用的此原理图设计制造。很有应用价值!.26. tlc1549的示例程序 c语言开发环境.27. 通用的I2C程序.28. 这是一个四线液晶显示器的应用.29. lcd1602的驱动程序,lcd初始化,读写数据等.30. HOLTEK 1621 IC DRIVER C PR.31. 波数域成像算法.32. 电能表专用芯片cs5460a的资料.33. 铁电存储器FM24C256的资料.34. cold的开发和应用.35. codewarrior_help.36. 嵌入式系统词汇表,常用嵌入式词汇解释常用嵌入式词汇解释.37. 自己写的930单片机的1602显示和tlc549串行ad程序.38. 嵌入式软件基础:C语言与汇编的融合 由英文版翻译过来.39. 介绍了在嵌入式系统中如何用c来设计嵌入式软件.40. 在protel dxp的应用过程中.
上传时间: 2013-04-15
上传用户:eeworm
有机发光显示器件(OrganicLight-EmittingDiodes,OLEDs)作为下一代显示器倍受关注,它具有轻、薄、高亮度、快速响应、高清晰度、低电压、高效率和低成本等优点,完全可以媲美CRT、LCD、LED等显示器件。作为全固化显示器件,OLED的最大优越性是能够与塑料晶体管技术相结合实现柔性显示,应用前景非常诱人。OLED如此众多的优点和广阔的商业前景,吸引了全球众多研究机构和企业参与其研发和产业化。然而,OLED也存在一些问题,特别是在发光机理、稳定性和寿命等方面还需要进一步的研究。要达到这些目标,除了器件的材料,结构设计外,封装也十分重要。 本论文的主要工作是利用现有的材料,从绿光OLED器件制作工艺、发光机理,结构和封装入手,首先,探讨了作为阳极的ITO玻璃表面处理工艺和ITO玻璃的光刻工艺。ITO表面的清洁程度严重影响着光刻质量和器件的最终性能;ITO表面经过氧等离子处理后其表面功函数增大,明显提高了器件的发光亮度和发光效率。 其次,针对光刻、曝光工艺技术进行了一系列相关实验,在光刻工艺中,光刻胶的厚度是影响光刻质量的一个重要因素,其厚度在1.2μm左右时,光刻效果理想。研究了OLED器件阴极隔离柱成像过程中的曝光工艺,摸索出了最佳工艺参数。 然后采用以C545T作为绿光掺杂材料制作器件结构为ITO/CuPc(20nm)/NPB(100nm)/Alq3(80nm):C545T(2.1%掺杂比例)/Alq3(70nm)/LiF(0.5nm)/Al(1,00nm)的绿光OLED器件。最后基于以上器件采用了两种封装工艺,实验一中,在封装玻璃的四周涂上UV胶,放入手套箱,在氮气保护气氛下用紫外冷光源照射1min进行一次封装,然后取出OLED片,在ITO玻璃和封装玻璃接口处涂上UV胶,真空下用紫外冷光源照射1min,固化进行二次封装。实验二中,在各功能层蒸镀完成后,又在阴极的外面蒸镀了一层薄膜封装层,然后再按实验一的方法进行封装。薄膜封装层的材料分别为硒(Se)、碲(Te)、锑(Sb)。分别对两种封装工艺器件的电流-电压特性、亮度-电压特性、发光光谱及寿命等特性进行了测试与讨论。通过对比,研究发现增加薄膜封装层器件的寿命比未加薄膜封装层器件寿命都有所延长,其中,Se薄膜封装层的增加将器件的寿命延长了1.4倍,Te薄膜封装层的增加将器件的寿命延长了两倍多,Sb薄膜封装层的增加将器件的寿命延长了1.3倍,研究还发现薄膜封装层基本不影响器件的电流-电压特性、色坐标等光电性能。最后,分别对三种薄膜封装层材料硒(Se)、碲(Te)、锑(Sb)进行了研究。
上传时间: 2013-07-11
上传用户:liuwei6419
在合成孔径雷达的研究和研制工作中,合成孔径雷达模拟技术具有十分重要的作用。本文以440MHz带宽线性调频信号,采样频率500MHz高分辨合成孔径雷达视频模拟器为研究对象。首先对模拟器的几项主要技术进行分析,在对点目标回波信号模型分析研究的基础上,对点目标原始回波数据进行模拟并做了成像验证,从而为硬件实现提供了正确的信号模型;针对传统的“波形存储直读法”方案,即在计算机平台上用模拟软件产生原始回波数据并存储,再通过计算机接口实现数据传输,最后完成数模转换产生视频信号这一过程,分析指出该方案在实现高分辨率时的速度和容量瓶颈。 针对具体的设计要求,围绕速度和容量问题,本文着眼于高分辨率SAR模拟器的FPGA实现研究,指出FPGA实时生成点目标原始回波数据是其实现的核心;针对这一核心问题,充分利用现代VLSI设计中的流水线技术与并行阵列技术以及FPGA的优良性能和丰富资源,在时间上采用同步流水结构、空间上采用并行阵列形式,将速度和容量问题统一为数据的高速生成问题;给出了系统总体设计思想,该方案不需要大容量存储器单元,大大减少模拟器复杂度;对原始回波数据实时生成模块的各主要单元给出了结构并进行了仿真,结果表明FPGA可以满足课题设计要求;同时,对该模拟器片上系统的实现、增强人机交互性,给出了人机界面的设计思路。 分析指出了点目标原始回波数据实时生成模块通过并行扩展即可实现多点目标的原始回波数据实时生成;最后对复杂场景目标模拟器的实现进行了构思,指出了传统方案在改进的基础上实现高分辨率视频模拟器的可行性。本文首次提出以FPGA实现高分辨率合成孔径雷达原始回波数据实时生成的思想,为国内业界在此方向做了一些理论和实践上的有益探索,对于国内高分辨率合成孔径雷达的研制具有一定的实际意义。
上传时间: 2013-04-24
上传用户:阿四AIR
在合成孔径雷达的研究和研制工作中,合成孔径雷达模拟技术具有十分重要的作用。本文以440MHz带宽线性调频信号,采样频率500MHz高分辨合成孔径雷达视频模拟器为研究对象。首先对模拟器的几项主要技术进行分析,在对点目标回波信号模型分析研究的基础上,对点目标原始回波数据进行模拟并做了成像验证,从而为硬件实现提供了正确的信号模型;针对传统的“波形存储直读法”方案,即在计算机平台上用模拟软件产生原始回波数据并存储,再通过计算机接口实现数据传输,最后完成数模转换产生视频信号这一过程,分析指出该方案在实现高分辨率时的速度和容量瓶颈。 针对具体的设计要求,围绕速度和容量问题,本文着眼于高分辨率SAR模拟器的FPGA实现研究,指出FPGA实时生成点目标原始回波数据是其实现的核心;针对这一核心问题,充分利用现代VLSI设计中的流水线技术与并行阵列技术以及FPGA的优良性能和丰富资源,在时间上采用同步流水结构、空间上采用并行阵列形式,将速度和容量问题统一为数据的高速生成问题;给出了系统总体设计思想,该方案不需要大容量存储器单元,大大减少模拟器复杂度;对原始回波数据实时生成模块的各主要单元给出了结构并进行了仿真,结果表明FPGA可以满足课题设计要求;同时,对该模拟器片上系统的实现、增强人机交互性,给出了人机界面的设计思路。 分析指出了点目标原始回波数据实时生成模块通过并行扩展即可实现多点目标的原始回波数据实时生成;最后对复杂场景目标模拟器的实现进行了构思,指出了传统方案在改进的基础上实现高分辨率视频模拟器的可行性。本文首次提出以FPGA实现高分辨率合成孔径雷达原始回波数据实时生成的思想,为国内业界在此方向做了一些理论和实践上的有益探索,对于国内高分辨率合成孔径雷达的研制具有一定的实际意义。
上传时间: 2013-05-26
上传用户:alia
磁共振成像(MRI)由于自身独特的成像特点,使得其处理方法不同于一般图像.根据不同的应用目的,该文分别提出了MRI图像去噪和分割两个算法.首先,该文针对MRI重建后图像噪声分布的实际特点,提出了基于小波变换的MRI图像去噪算法.该算法详细阐明了MRI图像Rician噪声的特点,首先对与噪声和边缘相关的小波系数进行建模,然后利用最大似然估计来进行参数估计,同时利用连续尺度间的尺度相关性特点来进行函数升级,以便获得最佳萎缩函数,进一步提高图像的质量,最终取得了一定的效果.与此同时,该文对MRI图像的进一步的分析与应用展开了一定研究,提出了一种改进的快速模糊C均值聚类鲁棒分割算法.该算法先用K均值聚类方法得到初始聚类中心点,同时考虑邻域对分割结果的影响,对目标函数加以改进,用来克服噪声和非均匀场对MRI图像分割的影响,达到鲁棒分割的目的,为进一步图像处理和分析打下基础.通过实验,我们发现,无论是针对模拟图像还是实际图像,该文所提出的两个算法都取得了较好的效果,达到了预期的目的.
上传时间: 2013-04-24
上传用户:zhichenglu
现代社会中相控阵雷达的应用越来越广泛,相控阵雷达在目标识别、空间探测、雷达成像等先进技术领域的研究不断深入。相控阵雷达的各个部分开始采用全数字化的控制方式,这对波束控制器提出了更高的技术要求:运算速度快、设备量少、数据吞吐量大、工作方式多、集成度高。为适应这些要求,结合嵌入式技术的发展,论文先介绍了相控阵雷达波控系统的基本功能和发展趋势,然后阐述了波束控制系统的实现方法,接着提出基于嵌入式ARM(Advanced RISC Machines)的雷达波束控制主控系统的详细设计方案和开发调试过程,论证了基于ARM嵌入式处理器实现雷达波束控制主控系统的运算、控制、通信等功能的可行性,最后给出了波控分系统通常采用的几种工程实现方法和其原理框图,通过软硬件相结合的设计满足雷达波控系统对组件的控制功能,完善波控系统的通用化和系列化设计思想。
上传时间: 2013-04-24
上传用户:KIM66
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
实时红外图像处理是红外成像制导的关键技术。本课题来源于兵器工业部第209研究所承担研制的红外成像制导技术背景下的红外图像信息处理机项目。 本文在总结国内外研究现状的基础上,做了大量红外图像信息处理系统硬件部分的设计工作。主要有以下几点: 1.系统方案和总体结构设计 在分析比较目前几种主流系统方案后,将红外图像处理机设计成“双FPGA+双DSP+CPCI”结构。选用ADI公司TigerSHARK系列的DSP芯片ADSP-TS201作为系统高层算法处理的核心处理器,选用Altera公司的FPGA芯片StratixⅡ EP2S60F67214作为底层算法处理和接口控制的核心,选用高速CPCI总线作为红外图像信息处理机与主机的通讯桥梁。 2.FPGA部分的设计是本课题的核心,对FPGA部分进行了设计和调试 (1)图像预处理模块:FPGA负责系统的底层预处理算法和相应控制。首先对采集来的图像数据进行中值滤波和直方图统计,然后按照链路口(Linkport)的通信协议,将预处理后的图像数据实时地从FPGA传给DSP。 (2)DSP-CPCI桥接模块:FPGA负责DSP与CPCI的接口,将DSP处理后的结果通过DSP-CPCI桥接模块传给主机。 联调实验测试表明,实时红外图像信息处理成功实现了对典型红外目标的检测、识别和跟踪,从而验证系统核心FPGA部分的设计是成功的。
上传时间: 2013-07-13
上传用户:gjzeus
a_bit equ 20h ;个位数存放处 b_bit equ 21h ;十位数存放处 temp equ 22h ;计数器寄存器 star: mov temp,#0 ;初始化计数器 stlop: acall display inc temp mov a,temp cjne a,#100,next ;=100重来 mov temp,#0 next: ljmp stlop ;显示子程序 display: mov a,temp ;将temp中的十六进制数转换成10进制 mov b,#10 ;10进制/10=10进制 div ab mov b_bit,a ;十位在a mov a_bit,b ;个位在b mov dptr,#numtab ;指定查表启始地址 mov r0,#4 dpl1: mov r1,#250 ;显示1000次 dplop: mov a,a_bit ;取个位数 MOVC A,@A+DPTR ;查个位数的7段代码 mov p0,a ;送出个位的7段代码
上传时间: 2013-11-06
上传用户:lx9076
在对低噪声CMOS图像传感器的研究中,除需关注其噪声外,目前数字化也是它的一个重要的研究和设计方向,设计了一种可用于低噪声CMOS图像传感器的12 bit,10 Msps的流水线型ADC,并基于0.5 ?滋m标准CMOS工艺进行了流片。最后,通过在PCB测试版上用本文设计的ADC实现了模拟输出的低噪声CMOS图像传感器的模数转换,并基于自主开发的成像测试系统进行了成像验证,结果表明,成像画面清晰,该ADC可作为低噪声CMOS图像传感器的芯片级模数转换器应用。
上传时间: 2013-11-19
上传用户:xz85592677