超级单片机开发工具,包含:模拟/数字转换表计算,LED 编码器,色环电阻阻值计算,Hex/Bin转换,串口调试器,端口监视器等实用功能 单片机开发过程中用到的多功能工具,包括热敏电阻RT值--HEX数据转换;3种LED编码;色环电阻计算器;HEX/BIN 文件互相转换;eeprom数据到C/ASM源码转换;CRC校验生成;串口调试,带简单而实用的数据分析功能;串口/并口通讯监视等功能. 用C++ Builder开发,无须安装,直接运行,不对注册表进行操作。纯绿色软件。 1. 模拟/数字转换表计算 本功能主要用于准备用于查表计算的 R/T 表格,主要用于温度、浊度等模拟量的测量,根据电路分压电阻的位置分为两种,可以参看图示选择正确的电路连接形式;可自定义分压电阻阻值;目前支持8位 /10位转换精度;可选择生成汇编/C源代码格式的数据等。 2. LED 编码器 本功能主要用于自动根据图形信息、段位置信息生成可保存在单片机程序存储器中供查表使用的数据。可自行定义字符的图形及各段的位置信息;可以选择LED类型,目前有 7段、14段、16段三种类型;自带图形定义,也可自定义并能保存自定义方案;自定义位置信息并可保存;可以生成 8位、4位编码,4位编码主要针对一些有 4个COM端的LED/LCD驱动器;同样可以保存为C/ASM格式数据。 3. 色环电阻阻值计算 本功能主要为记不住色环值的人(像我)用的,比较简单,单击相应环的相应颜色,阻值将实时给出。 4. Hex/Bin转换 Intel Hex格式文件和Bin格式文件相互转换,本功能使用机会较少。 Hex/Bin文件转换为文本方式(变量定义方式),将Hex文件或Bin文件转换为C/ASM源代码格式的数据。 CRC计算,提供3种计算方法。 5. 串口调试器 可以通过串口接收/发送数据,作为普通的串口调试器,可以手动发送所填内容,也可以发送整个文件; 内存映射功能,对于监控单片机内存非常方便,还可以定义内存变量,自动从接收到的数据中提取变量值,支持字节型、整型、长整型、浮点型、双精度型、位掩码(可用于位变量)、数组型(其他不规则变量)等,同时支持10进制、16进制、2进制显示;可以自由选择需要实时监测的变量;变量方案可以存盘等等;可以设为固定长度或定义首/尾标志,设置内存中实际起始地址,显示时和计算变量时用;由map文件自动读取内存变量(因条件所限,目前只支持由 ImageCraft C(ICC) 编译器产生的map文件,欢迎提供其他编译器的map文件样本); 变量组合,适用于文本方式的变量监测,例如: Var1=1111#var2=2222#var3=333.333 通讯时可以选择二进制、文本方式显示;可设置自动滚屏;设置最大显示行数; 可以选择多命令交互方式通讯,且可以作为主发方、从发方;主发时可以循环发送所选命令;从发时可以定义自动应答命令,即接收到表中所列的命令后,自动用相应内容应答,是不是很实用? 可以设为手动发送或定时发送。 可自定义通讯超时时间。 可以保存历史数据,包括发送和接收数据! 计划加入调制解调器控制。 6. 端口监视器 监视所选串口/并口的一切通讯活动而不占用其资源,可以设置过滤条件,可同时监视多个端口,可以保存数据,可以直接记录到文件中。
上传时间: 2013-10-29
上传用户:lacsx
很方便的计算小工具。不用繁琐,只需输入数字。
上传时间: 2013-10-29
上传用户:GHF
AL-FGB系列复合式过电压保护器 AL-FGB型三相复合式过电压保护器(简称AL-FGB)是我公司针对现行各类过电压保护器保护弱点而研制的新一代专利产品,将组容吸收器和避雷器的功能有机结合在一起,专用于35KV及以下中压电网中,主要用来吸收真空断路器、真空接触器在开断感性负载时产生的高频操作过电压,同时具有吸收大气过电压及其他形式的暂态冲击过电压的功能; 因此具备一系列其它类型过电压保护器无法比拟的优点。可广泛地应用于真空断路器操作的电动机、电抗器、变压器等配电线路中。 该产品使过电压保护器的整体功能实现了重大突破,是目前功能最全面、保护最完善的产品。符合国家产业政策及国家电气产品无油化、小型化、节能环保等发展趋势,具有显著的技术经济效益和广泛的社会效益,是我国电力建设尤其是城乡电网改造急需的产品。 该产品广泛应用于发电厂、变(配)电站、各种水利设施、矿山、石油、化工、冶金以及其他各类工业企业等。 1、全面抑制雷电和操作过电压的危害,功能强大,保护更全面 在中压电网中,由于真空电器产品(真空断路器、真空接触器、真空负荷开关、真空重合器等)的灭弧能力特别强,在关、合感性负载(发电机、变压器、电抗器和电动机等)时,容易引发截流过电压、多次重燃过电压及三相同时开断过电压。这些操作过电压具有高幅值、高陡度(振荡频率高达105~106HZ),对感性负载的危害性极大,被称为“电机杀手”。 目前各类避雷器和组合式过电压保护器,都是利用氧化锌阀片的残压限制过电压的幅值,只限幅不限频,用来防雷能起到好的效果,但对操作过电压只治标不治本。 AL-FGB内部为氧化锌阀片和电阻电容的有机组合,兼有氧化锌阀片型避雷器与阻容吸收器的优点,从根本上克服了单纯氧化锌阀片型避雷器与阻容吸收器各自不可避免的缺点,不但能够防雷,而且能有效抑制上述操作过电压的幅值和陡度;双效合一,至善尽美。 2、双回路设计,功能互补,相互保护 操作过电压保护阻容回路Ⅰ和避雷保护回路Ⅱ有机结合,保护功能互不干涉,还能相互保护。如图2-1。 当雷电波侵入时,阻容回路Ⅰ不通(但可辅助减缓波头陡度),雷电波按实线路径,经避雷回路Ⅱ泄入大地;同时保护了阻容回路中电容器,避免其因承受过高雷电过电压而击穿。当高频振荡的操作过电压侵入时,则按虚线路径,经阻容回路Ⅰ流通,限幅降频;同时减少避雷回路的动作次数,保护阀片,延长产品寿命。 3、降低陡度,排除匝间击穿危险性; 感性负载的匝间电位梯度与电流陡度(di/dt)成正比,操作过电压陡度极高,对匝间绝缘危害极大,且易使断路器重燃。现场许多事故实例都证明,在操作过电压作用下,电机和变压器的损坏部位大多集中在匝间,且以进线端的匝间为主,这说明高陡度对带绕组的电气设备危害极大。 AL-FGB设计的阻容回路能够有效降低操作过电压的振荡频率,缓解波头陡度,从而降低绕组间的电位梯度,且能减少断路器的重燃机率,成功抑制高陡度对电气设备的危害。 目前同类的过电压保护设备,如避雷器、各类组合式过电压保护器等,对改变操作过电压的振荡频率、降低陡度无能为力,即不能防治高陡度对感性负载匝间造成的损伤。 4、自控接入,环保节能; AL-FGB增加了自控接入装置,在正常运行时仅通过μA级电流,不仅节约电能,而且不向电网提供附加电容电流,保证系统稳定工作。具体参数设计保证其在需要时能够迅速接入电网,保护即时,而且接入电网工频电压性能稳定、分散性小、不受大气条件影响。 设置自控接入装置对消除谐振过电压(注:不超过AL- FGB的承受能力)也具有一定作用。当谐振过电压幅值高至危害电气设备时,AL-FGB接入电网,电容器增大主回路电容,有利于破坏谐振条件,电阻阻尼震荡,有利于降低谐振过电压幅值。 5、免受谐波侵扰,适应的电网运行环境更广; 电网中常含有高次谐波分量,使电容回路的电流异常增大,电阻过热,对过电压保护设备的正常运行不利。 AL-FGB能免受高次谐波侵扰:因为它增加了自控接入装置,在正常运行或发生单相接地异常运行时都与电网隔离,所以可以在高次谐波含量较高的电网中工作,适应的电网运行环境更广。 6、自控脱离,有效控制事故范围; 谐振过电压、间歇性弧光接地过电压等系统过电压,持续时间长、能量大,但幅度和陡度都不是很高。这类系统过电压极易损坏过电压保护设备,出现爆炸等现象。 AL-FGB增加了自控脱离装置,能实现自我保护功能。当系统过电压超过AL-FGB的承受能力时,自控脱离装置选择自我脱离,保护本体,避免出现爆炸的现象,控制事故范围,延长使用寿命,运行更安全更经济。 7、既可保护相对地,又可保护相间; 四极式联接(如图2-2),具体参数设计保证:不仅能保护相对地绝缘,而且能保护相间绝缘。本身为连体结构,体积小,性能稳定,而价格不高。 8、吸收容量大,保护范围更广; 针对35KV电网系统,AL-FGB电容容量高达0.05μF,保护范围完全覆盖该电网系统中的各类电气设备,且裕量充足;针对35KV以下各类电网系统,其电容容量高达0.1μF,吸收容量更大,保护范围更广泛。 9、选材考究,VO级阻燃材质; 9.1 阻容回路 采用具有自愈功能的干式高压电容器,这种电容器真正达到了防护型电容器的各项技术指标,其绝缘水平完全达到了GB311.1—1997标准的要求,该产品能在环境温度上限,1.15UN和1.5IN下长期运行,在2UN下连续运行4小时不出现闪络和击穿;极间选用国外进口的优质、高性能的绝缘材料聚丙烯金属化镀膜为固体介质;各个电容器单元联接后采用阻燃环氧树脂灌封;电性能稳定可靠。 配置散热性能良好的特制非线性无感电阻,可靠性大大提高,从而也大大提高了电力系统运行的可靠性和安全性,使用寿命更长。 9.2 避雷回路 采用非线性伏—安特性十分优异的氧化锌阀片,具有良好的陡波响应特性,残压低、容量大、保护大气过电压可靠性高。 9.3外壳 采用阻燃级别达到最高级别的VO级进口材质,使用更放心。 10、动态记录,清晰掌控设备运行状况; 可根据用户要求选装放电动作记录器,清晰掌控AL-FGB的工作动作状况。
上传时间: 2013-10-16
上传用户:sz_hjbf
电阻值
上传时间: 2013-11-16
上传用户:tianjinfan
查电阻值,非常实用。
上传时间: 2013-11-16
上传用户:wyiman
计算电阻并联阻值,2到5个并联
上传时间: 2013-10-31
上传用户:懒龙1988
网上疯传的Excel BOM经典脚本,相信诸位PADS用户再熟悉不过了吧! 但是它还有缺点: 1.元件封装不能转换。(元件位号为R/C/L的0402/063/0805/1206封装自动转换统一的对应封装,以方便统计。) 2.元件参数转换。(电阻的转换0R时由0mR修正为0R,KR/MR修正为K/M。) 3.不能按元件的SMD属性来分类统计。 4.有些公司在制作PADS库元件时,已经为元件建立了Part ID。导出BOM时需要元件的Part ID属性。 5.不能导出元件坐标。(本人改进导出元件几何中心坐标,以便贴片生产之用。) 6.不能导出跳线。 7.不能支持WPS。 8.不能自定义导出元件的Part ID属性。 9.不能自定义位号之间连接符号。 10.导出BOM特殊字符乱码,比如常见的±/µ/Ω等。(PADS9.5在中文状态下导出BOM就不会乱码, 暂时还没有更好的解决办法,不过可以在Excel中替换解决。) 11.加载与运行脚本步骤繁冗;运行速度比较慢。(本人改进的代码速度绝对不会比之前的慢。)
上传时间: 2015-01-01
上传用户:rolypoly152
PCB设计要点 一.PCB工艺限制 1)线 一般情况下,线与线之间和线与焊盘之间的距离大于等于13mil,实际应用中,条件允许时应考虑加大距离;布线密度较高时,可考虑但不建议采用IC脚间走两根线,线的宽度为10mil,线间距不小于10mil。特殊情况下,当器件管脚较密,宽度较窄时,可按适当减小线宽和线间距。 2)焊盘 焊盘与过渡孔的基本要求是:盘的直径比孔的直径要大于0.6mm;例如,通用插脚式电阻、电容和集成电路等,采用盘/孔尺寸 1.6mm/0.8mm(63mil/32mil),插座、插针和二极管1N4007等,采用1.8mm/1.0mm(71mil/39mil)。实际应用中,应根据实际元件的尺寸来定,有条件时,可适当加大焊盘尺寸;PCB板上设计的元件安装孔径应比元件管脚的实际尺寸大0.2~0.4mm左右。 3)过孔 一般为1.27mm/0.7mm(50mil/28mil);当布线密度较高时,过孔尺寸可适当减小,但不宜过小,可考虑采用1.0mm/0.6mm(40mil/24mil)。 二.网表的作用 网表是连接电气原理图和PCB板的桥梁。是对电气原理图中各元件之间电气连接的定义,是从图形化的原理图中提炼出来的元件连接网络的文字表达形式。在PCB制作中加载网络表,可以自动得到与原理图中完全相
标签: PCB
上传时间: 2013-10-11
上传用户:13817753084
SCF原理的基础是开关电容与电阻的等效:在电容两端开关控 制下,电容被充放电,电荷的转移过程产生脉冲电流,可以计算其平均值。当开关频率足够快时,该电流等效于流过电阻的电流,可看作是电阻被开关电容取代。可 以证明,电阻R可表示为开关电容Ck与开关切换周期T的比值:
上传时间: 2013-10-22
上传用户:manga135
Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种: 系统级(system):用高级语言结构实现设计模块的外部性能的模型。 算法级(algorithm):用高级语言结构实现设计算法的模型。 RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。 门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。 开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。 一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。 Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能: · 可描述顺序执行或并行执行的程序结构。 · 用延迟表达式或事件表达式来明确地控制过程的启动时间。 · 通过命名的事件来触发其它过程里的激活行为或停止行为。 · 提供了条件、if-else、case、循环程序结构。 · 提供了可带参数且非零延续时间的任务(task)程序结构。 · 提供了可定义新的操作符的函数结构(function)。 · 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。 · Verilog HDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能: - 提供了完整的一套组合型原语(primitive); - 提供了双向通路和电阻器件的原语; - 可建立MOS器件的电荷分享和电荷衰减动态模型。 Verilog HDL的构造性语句可以精确地建立信号的模型。这是因为在Verilog HDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。 Verilog HDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习Verilog HDL并不困难,我们只要对Verilog HDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对Verilog HDL中的基本语法逐一加以介绍。
标签: Verilog_HDL
上传时间: 2014-12-04
上传用户:cppersonal