分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点,\\r\\n然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模\\r\\n型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim\\r\\n中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK 信号发生器的设\\r\\n计方法。
标签: Simulink Builder MATLAB FPGA
上传时间: 2013-08-20
上传用户:herog3
针对超声波应用系统易受噪声干扰以及超声波信号的空间衰减现象影响, 从而要求\r\n超声波传感器工作在其最佳特性的特点, 论证了驱动脉冲信号的控制精度对传感器工作特\r\n性的影响, 给出了传感器驱动信号脉冲宽度与传感器频率之间的最佳关系式, 提出了采用复\r\n杂可编程逻辑器件(CPLD) 产生传感器驱动控制信号的方法, 将该方法应用于一超声波流\r\n量计测量系统中, 得到了比传统型单片机控制电路更好的控制精度和控制效果。
上传时间: 2013-08-23
上传用户:ippler8
本文详细介绍了制作电路板的方法及步骤.\r\n实验板的功能\r\n这个实验板可以做如下实验:\r\n1.可以进行运算器(加、减、乘和除法)、比较器、译码器、编码器、选择器、分配器和一般组合电路的实验\r\n2.可以进行触发器、寄存器、计数器和一般时序电路的实验\r\n3.可以进行频率计电路、时钟电路、计时电路、交通灯等复杂数字系统的实验\r\n4.加扩展板可以进行A/D、D/A、串行E2ROM和8031单片机等方面的实验\r\n
上传时间: 2013-09-01
上传用户:吾学吾舞
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上\r\n述四种时钟类型的任意组合。
上传时间: 2013-09-04
上传用户:yelong0614
ASK调制与解调VHDL程序及仿真 \r\nFSK调制与解调VHDL程序及仿真\r\nPSK调制与解调VHDL程序及仿真\r\n基带码发生器程序设计与仿真\r\n频率计程序设计与仿真
上传时间: 2013-09-05
上传用户:edward_0608
本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。
标签: ispDesignExpert System EDA 系统软件
上传时间: 2013-09-05
上传用户:文993
1.数据管理:包括司机基本信息、汽车基本信息、车辆事故信息、车辆维修信\r\n息等的管理;\r\n2.派车运营记录管理:登记派车的情况、进行派车修改;\r\n来确定库存是否有需要的车型,为卖车做好准备;\r\n3.查询管理:能够根据车辆编号和派车日期查询当日的派车情况,并能进行统\r\n计派车次数等;\r\n 4.系统管理:用户管理和系统退出等。\r\n
上传时间: 2013-09-09
上传用户:wanqunsheng
基于单片机的自行车计时、计速、计程的码表设计,液晶显示
上传时间: 2013-09-24
上传用户:debuchangshi
本指南讨论最基本的DAC架构:“串”DAC和“温度计”DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。
上传时间: 2013-10-14
上传用户:zhqzal1014
基于低噪声放大器(LNA)的噪声系数和驻波比之间的矛盾,本文采用安捷伦公司的ATF54143晶体管计了一款工作于890~960 MHz平衡式低噪声放大器。该设计分为两部分:3 dB 90°相移定向耦合器和并联的低噪声放大器。本文中首先介绍LNA相关理论,然后通过安捷伦公司的ADS仿真软件进行电路仿真,仿真结果满足设计要求,达到了低噪声系数和良好地驻波比要求。此文也为后面电路的设计和调试提供了理论支持。
上传时间: 2013-11-02
上传用户:410805624