不间断电源(UPS)是一种能提供优质电源并保证电源供应连续的电力电子装置。它的应用范围广泛,在很多领域,UPS已经成了标准配置。采用数字信号处理器(DSP)实现UPS的数字化控制是当前许多UPS设计者关注的问题。DSP在UPS中的应用主要集中在两个方面:一是将各种先进的控制方法用于逆变实时数字控制;二是利用DSP实现更准确更迅速的锁相环控制。 本文分析了当前逆变控制的各种方案,针对逆变的扰动及谐波周期出现的特点,采用了重复控制来提高逆变输出的稳态特性。因为重复控制具有一个周期延迟控制的特点,本文也采用了PID控制来改善逆变控制的动态性能。本文分析了目前重复控制的常用方案,在建立UPS逆变滤波电路数学模型的基础上设计了新的重复控制和PID控制结合的方案。对重复控制与PID复合控制方案在MATLAB中作了仿真。仿真试验证明了控制方案的有效性。 在硬件方面,设计了在线式UPS系统中DSP的接口电路,其中包括DSP供电电路,蓄电池电压过低检测电路,市电及输出电压过零检测等电路。对DSP的资源进行了分配,充分利用了DSP的外设多和速度快的特点。 在软件方面,设计了各部分的程序,其中包括主程序,软件锁相及正弦参考信号生成程序,输出有效值控制程序以及各种相关的中断及保护程序。 本文结合实际,搭建了实验线路,给出了实验线路的原理及各部分的实验电路。该实验电路可对逆变控制过程和锁相环节进行控制实验。 本文将PID控制与重复控制相结合,对逆变器输出进行控制,验证了重复控制与PID复合控制的有效性。本文还对UPS的DSP数字化控制作了研究,这些都对UPS技术的进步有积极的作用。
上传时间: 2013-05-17
上传用户:t1213121
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。
上传时间: 2013-06-10
上传用户:yd19890720
国外著名的电路教材的中文版。周玉坤翻译。 电路第六版系统地讲述了电路中的基本概念、基本理论、基本分析和计算方法。全书共分18章。主要内容有电路基本元件、简单电阻电路分析、电路常见分析法、运算放大器基本应用电路、一阶和二阶电路的分析、正弦稳态分析及其功率计算、平衡三相电路、拉普拉斯变换及其应用、选频电路、有源滤波器、傅里叶级数及傅里叶变换和双端口网络等。书中包含丰富的例题、详尽的图表资料,且内容新,讲解透彻,是一本电路分析的优秀教材。
标签: 电路
上传时间: 2013-04-24
上传用户:tfyt
本文研究了在复杂背景下红外图像的背景和噪声抑制算法,并且完成了硬件实现,主要包括以下内容: 1.通过对实际红外图像的背景和噪声特性的研究分析,设计改进了一种基于加权广义次序统计滤波器的背景抑制的算法。红外图像的噪声通常为脉冲噪声,具有高频特性;而红外图像的背景变换比较缓慢,其频谱成分多集中在低频区域,所以本文在对图像特性分析的基础上,设计改进了基于加权广义次序统计滤波器的背景抑制的算法。在对采集的起伏背景红外图像进行背景抑制后,用全局门限可以有效的分割出目标信息,输出包含目标信息的二值化图像,为后续处理提供数据。但是出于更复杂背景条件下算法有效性的目的,深入讨论了局部自适应门限分割算法的设计。 2.在实时信号处理系统中,底层的图像预处理算法目前难以用软件实现;但是其运算结构相对比较简单,适于用FPGA进行硬件实现。本文对算法的FPGA设计作了较为深入地研究,同时介绍了算法的VHDL实现,利用模块化的优点对算法分模块设计,对各个模块的实现作了详细介绍。 3.完成了红外成像制导系统的预处理部分硬件电路设计,对FPGA中预处理算法的处理结果进行了验证。通过算法在硬件上的实现,证明了算法的有效性。
上传时间: 2013-07-02
上传用户:钓鳌牧马
电力变压器性能的好坏直接影响着电力系统的安全稳定运行。变压器绕组温度是变压器安全、经济运行以及使用寿命的决定性因素,已经成为变压器状态监测中健康隐患和故障发展的重要表现形式。通过对变压器绕组温度进行实时监测并判断其健康状况,以此来进行变压器的负荷调整和预知性维修,避免因绕组过热导致的变压器故障,可以提高变压器安全、经济运行水平,为电网安全运行带来重要保证。 传统的检测电力变压器温度的方法主要有红外温度检测、热电阻、热电偶温度检测等。红外测温为非接触测量,它只能测量变压器的表面温度,易受环境温度及周围磁场的干扰,且需人工操作,无法实现在线测量。对于热电阻、热电偶等测量法,在高频交变场中,导线会拾取噪声并由于涡流效应而发热。电导线的热导还会导致被测温度的扰动,测量效果不很理想。光纤光栅传感技术以其体积小、电绝缘、抗电磁干扰、易复用、传感信号可远距离传输、便于实现实时在线测量等优点,为电力变压器温度的测量提供了很好的技术手段。 本文在对国内外光纤光栅传感技术及其解调方案进行深入分析的基础上,设计了光纤布拉格光栅传感信号解调所需的硬件和软件,并进行了实验研究。论文涉及的主要工作有: 介绍了光纤的基本结构、布拉格光栅的工作机理及其制作方法,分析了光纤布拉格光栅作为传感元件时的基本参数,推导了光纤布拉格光栅的温度传感模型;详细介绍了目前常用的布拉格光纤光栅解调技术。 重点分析了监测系统的硬件电路设计及其原理,主要有微控制器相关电路的设计、光电转换电路、前置放大及滤波电路、AD转换电路、以太网通讯电路及液晶显示电路等。在硬件平台的基础上设计并测试了相关模块的驱动,实现温度的实时采集和发送。主要工作包括uC/OS—Ⅱ在LPC2148上的移植,利用LwIP实现以太网通讯等。 最后,搭建了系统光路,对监测系统进行了测试,得到了有益的数据,为下一步工作打下了良好的基础。
上传时间: 2013-04-24
上传用户:it男一枚
随着煤矿高产高效技术的推广和应用,井下长距离、大运量、大功率下运带式输送机的应用越来越普遍。其中,解决好倾角较大(大于6°)的下运带式输送机的运行制动和安全制动问题对保障全矿安全、高效生产具有重要意义。 本文在对国内外现有下运带式输送机制动系统的现状分析基础上,针对煤矿生产的特殊性,提出了基于ARM的嵌入式计算机控制液压调速软制动系统方案,所用元件可靠性和防爆性好,系统简单,动态制动性能好;结合成熟的工业PID控制经验和智能控制理论,并依据制动控制方案,设计了一种模糊自适应PID控制器用于控制电液比例调速阀的开口大小,其PID参数Kp、Ki和Kd可根据系统状态进行在线调整,结构简单、鲁棒性强,在系统结构参数发生改变时也可获得较好的控制效果;在基于S3C44BOX的最小ARM系统基础上,设计了系统控制信号的输入、输出方式及其电路;分析了实时操作系统μC/OS-ⅡBootLoader的设计及其在S3C44BOX上的移植过程;制动系统应用软件采用多任务机制,状态检测与控制任务并行运行,数据采集采用定时中断的方式;系统可扩展性、可移植性好,控制算法容易实现多样性且开发简单、维护方便。 该液压调速软制动系统可用于大型下运带式输送机的正常工作制动、紧急停车和断电防止飞车事故发生的安全制动,对输送机的辅助启动也起重要作用。制动力矩依据输送机载荷大小和输送机制动减速时速度的变化进行自动调整,制动曲线可调,输送机减速时不产生较大冲击、安全平稳,并按照规定的减速度大小减速停车。
上传时间: 2013-07-09
上传用户:几何公差
基于嵌入式技术的远程监控系统可以达到动态、无死角的监控目的,可以对一些特殊环境进行远程监视和控制,且不受湿度、温度等条件的影响,广泛应用于军事、交通、智能家居、医疗监护等多个领域。可以解决传统监控系统将图像采集设备固定在一个地方而使监控范围有限,适用场合少等弊端。 本文设计了一款基于ARM和FPGA的远程监控系统。首先在对远程监控系统功能分析的基础上,设计了以ARM为主控制器和FPGA为辅助控制器的硬件电路,采用ARM芯片控制图像采集、速度采集、网络传输等干扰小的模块,采用FPGA芯片控制电机驱动、舵机驱动、电池监控等干扰大的模块,大大提高了系统的稳定性;其次设计了基于WinCE操作系统的图像采集、GPIO、PWM、外中断EINT-19的流接口驱动程序;同时设计了基于WinCE操作系统的图像采集及压缩、网络通信、车模速度采集的应用程序;FPGA内部逻辑电路采用Verilog语言完成电源监控、舵机控制、直流电机控制等功能。 本系统集图像采集和压缩、运动控制、网络传输于一体。其图像采集速度达30帧/秒,图像分辨率达640x480,JPEG压缩比达10:1,控制命令响应时间为1s,网络传输速率达10Mbps。其功能扩展容易,功耗低,体积小,抗干扰能力强,具有很好的市场前景。关键词:winCE;S3C2440A;FPGA;远程监控;流接口驱动
上传时间: 2013-04-24
上传用户:121212121212
开关磁阻电机是电机技术与现代电力电子技术、微机控制技术相结合的产物,既具有结构简单坚固、成本低、容错能力强,耐高温等优点,又在高度发展的电力电子和微机控制技术的支持下获得了良好的可控性能,目前己经在多个工业部门得到应用。因此,开关磁阻电机在驱动调速领域有着良好的发展前景。本论文在对前人成果的广泛了解和研究基础上,以philip公司生产的LPC2101为主控芯片,充分利用其高速运算能力和面向电机控制的高效控制能力,设计并制作了SRM控制器与系统软件。本文以开关磁阻电机的调速控制策略及其控制实现方法为主要研究内容,对开关磁阻电机的数学模型、功率变换器技术、控制策略、控制方案的实现进行了全面深入的研究。 全文的研究工作分为五个部分,第一部分介绍了开关磁阻电机调速系统的构成及基本工作原理,综述了开关磁阻电机的国内外发展现状、特点及研究动向,总结了开关磁阻电机系统存在的技术问题,提出了本文的研究目的和主要研究内容。 第二部分引用并讨论了SR电动机的基本数学模型和准线性数学模型,然后基于此重点分析了与电动机运行特性密切相关的相电流波形与转子角位移的函数关系,最后根据课题所关心的控制系统设计,在理论分析的基础上提出了SR电动机控制方案并进行了原理性分析,对SR电动机各个运行阶段的特点进行分析并初步提出控制方案。 第三部分对SR电动机调速系统的硬件设计进行了详细说明,主要包括以LPC2101为核心的控制系统的研究与设计,根据SR电机的控制特点,尽可能地开发了LPC2101的硬件资源和软件资源,使控制系统具有很高的控制精度和灵活性,然后对功率变换器进行了设计和制作,分析了各种主电路形式的优缺点,采用了新型IGBT功率管作为主开关元器件,使功率变换器结构得到简化,设计了IGBT的功率驱动电路,并专门设计了电压钳位电路和诸如过压、过流保护等保护单元,保证了整个系统安全可靠地运行,然后分析了SR电动机控制系统位置传感器检测电路设计、电流及电压斩波电路设计、电流检测及保护电路设计等。 第四部分主要介绍了系统的总体控制思想,分析了各个运行阶段的控制策略,对控制策略的软件实现进行了设计,并给出了软件实现的具体流程图,直观地体现了软件编程思想。最后,对系统进行了实验研究及分析。目前,该控制系统已调试完毕,基本实现预期功能。 本文对以ARM为控制核心的开关磁阻电动机控制系统进行了研究,得出了基于有位置传感器检测的控制方案。针对SR电机的控制特点,充分利用了ARM的硬件资源,采用PID数字调节,发出相通断信号和PWM信号,并和电流、电压等保护信号相结合,实现对主功率元件的通断控制。并且设计了相应的外围硬件检测、保护、控制及人机接口电路,使控制系统结构紧凑,可靠性高;系统的控制软件设计,采用模块化的程序设计方法,增强了系统的可读性及可维护性,实现了一种电压斩波和电流斩波控制相结合的控制方式;结合系统的硬件设计,开发了相应的软件模块,使系统具有完善的保护和控制性能。 本系统经过试验,调速范围可达100~2000转/分,效率较高,性能优良,验证了控制思想和控制方法的正确性。
上传时间: 2013-04-24
上传用户:独孤求源
FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出了电荷泵锁相环器件参数的计算表达式。其次,研究了环形振荡器和锁相环的相位噪声特性。由于噪声性能是时钟发生器设计中的关键指标,本工作对此进行了较为详细的分析。相位噪声和抖动是衡量时钟信号的两个主要指标。文中从理论上推导了一阶锁相环的噪声特性,并建立了由噪声分析抖动和由抖动分析噪声的解析表达式关系,并讨论了环路低噪声设计的基本原则。在前面讨论和分析的基础上,利用Hynix0.35umCMOS工艺设计了200MHz电荷泵锁相环时钟发生器,并进行了仿真。设计中环形振荡器的延迟单元采用replica偏置结构,把延迟单元输出摆幅限定在确定范围,尾电流源采用cascode结构,增强电路对电源和衬底噪声的抑制作用。通过增加限流管,改善电荷泵中的开关的非理想特性。
上传时间: 2013-04-24
上传用户:变形金刚
随着信息技术的发展,系统级芯片SoC(System on a Chip)成为集成电路发展的主流。SoC技术以其成本低、功耗小、集成度高的优势正广泛地应用于嵌入式系统中。通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Arrav)上的实现,对SoC设计作了初步研究。 在对Intel MCS-8051的汇编指令集进行了深入地分析的基础上,按照至顶向下的模块化的高层次设计流程,对8位CPU进行了顶层功能和结构的定义与划分,并逐步细化了各个层次的模块设计,建立了具有CPU及定时器,中断,串行等外部接口的模型。 利用5种寻址方式完成了8位CPU的数据通路的设计规划。利用有限状态机及微程序的思想完成了控制通路的各个层次模块的设计规划。利用组合电路与时序电路相结合的思想完成了定时器,中断以及串行接口的规划。采用边沿触发使得一个机器周期对应一个时钟周期,执行效率提高。使用硬件描述语言实现了各个模块的设计。借助EDA工具ISE集成开发环境完成了各个模块的编程、调试和面向FPGA的布局布线;在Synplify pro综合工具中完成了综合;使用Modelsim SE仿真工具对其进行了完整的功能仿真和时序仿真。 设计了一个通用的扩展接口控制器对原有的8位处理器进行扩展,加入高速DI,DO以及SPI接口,增强了8位处理器的功能,可以用于现有单片机进行升级和扩展。 本设计的CPU全面兼容MCS-51汇编指令集全部的111条指令,在时钟频率和指令的执行效率指标上均优于传统的MCS-51内核。本设计以硬件描述语言代码形式存在可与任何综合库、工艺库以及FPGA结合开发出用户需要的固核和硬核,可读性好,易于扩展使用,易于升级,比较有实用价值。本设计通过FPGA验证。
上传时间: 2013-04-24
上传用户:jlyaccounts