文章的设计是采用内部互联一分二功分器的方法来实现多路功分器, 因为实际制作中很难将一分二功分器直接相连, 所以在一分二功分器之间需要采用传输线进行连接, 本文主要研究了内部互联多路多节功分器的性能以及传输线对内部互联多路多节功分器的影响。
上传时间: 2013-10-26
上传用户:15501536189
本书首先从工程应用出发,介绍了磁的基本概念、电路中电磁关系和磁性材料特性等基础知识。程应用出发,然后详细介绍了开关电源中磁性元件基本工作模式和对磁性元件的要求;着重分析了高频线圈的集肤效应、邻近效应和寄生参数的原理与磁性元件设计要注意的有关问题;给出了开关电源变压器设计和电感不同工作模式设计方法,同时给出了电流互感器、磁放大器和尖峰抑制器的原理和设计;并有选择地提供了磁元件设计的相关资料和国外磁元件标准号,以便读者查阅。
上传时间: 2014-01-07
上传用户:tianyi223
倒车雷达的原理图与源码
上传时间: 2014-11-30
上传用户:cx111111
黑金fpga开发板的原理图
上传时间: 2013-10-09
上传用户:标点符号
介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。
上传时间: 2013-12-13
上传用户:yzhl1988
用VerilogHDL实现基于FPGA的通用分频器的设计
标签: VerilogHDL FPGA 分频器
上传时间: 2015-01-02
上传用户:oooool
针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。
上传时间: 2013-10-08
上传用户:回电话#
差压变送器工作原理及故障诊断
上传时间: 2013-11-12
上传用户:wangw7689
舵机的原理
上传时间: 2013-11-21
上传用户:hfnishi
发电机电子调速器的设计与实现
上传时间: 2013-10-20
上传用户:gai928943